Запоминающее устройство

Иллюстрации

Показать все

Реферат

 

g т

; н уекроио,елабуге П И (i ц 447753 о И Е

ИЗОБРЕТЕНИЯ

Союз Советских

Социалистических

Республик

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (61) Зависимое от авт. свидетельства (22) Заявлено 06.03.73 (21) 1891002 18-24 с присоединением заявки № (32) Приоритет

Опубликовано 25.10.74. Бюллетень № 39

Дата опубликования описания 19.05.75 (51) М. Кл. G 11с 11/00

Государственный комитет

Совета Министров СССР ао делам изобретений и открытий (53) УДК 681.327.6 (088.8) (72) Автор изобретения

Ю, Д. Булычев (71) Заявитель (54) ЗАПОМИНАЮЩЕЕ УСТРОИСТВО

Изобретение относится к вычислительной технике и может быть использовано при построении запоминающих устройств (ЗУ).

Известны ЗУ, содержащие накопитель с основными (по числу рабочих разрядов) и вспомогательной разрядными матрицами запоминающих элементов, блок управления матрицами накопителя, усилители, формирователь стробирующего импульса, блоки совпадений.

В этих ЗУ накопитель через блок управления связан с входной клеммой ЗУ, каждая основная матрица через усилитель подключена к первому входу одного блока совпадений, а дополнительная — также через усилитель — к входу формирователя стробирующего импульса. Выход формирователя стробирующего импульса подключен к вторым входам всех блоков совпадений.

Из-за электромагнитной и емкостной связи выходов блока управления с выходами матриц, восприимчивости матриц и усилителей считывания к внешним наводкам и нестабильности коэффициента передачи усилителей считывания при изменении условий эксплуатации описанные ЗУ имеют низкую помехоустойчивость.

Цель изобретения — повышение помехоустойчивости ЗУ.

Это достигается тем, что в ЗУ использованы формирователь импульсного напряжения и блок суммирования напряжений с двумя входами. Выход формирователя импульсного напряжения подключен при этом к первому входу блока суммирования, вспомогательная матрица — к второму его входу, выход блока суммирования через усилитель связан с входом формирователя стробирующего импульса, а вход формирователя импульсного напряжения — с входной клеммой ЗУ.

1о На фиг. 1 представлена блок-схема ЗУ, где изображена только основная матрица, так как все рабочие разряды ЗУ выполнены аналогично; на фиг. 2 — временная диаграмма работы ЗУ.

1б ЗУ содержит основную разрядную матрицу

1 накопителя, усилители 2, блоки 3 совпадений с двумя входами, вспомогательную разрядную матрицу 4, блок 5 суммирования напряжений с двумя входами, формирователь 6

20 импульсного напряжения, формирователь 7 стробирующего импульса, входную клемму 8

ЗУ и блок.9 управления матрицами.

Матрица 1 через усилитель 2 подключена к первому входу блока 3. Матрица 4 подключена к первому входу блока 5, к второму входу блока 5 подключен формирователь b. Выход блока 5 подключен через усилитель 2 к входу формирователя 7. Выход формирователя 7 подключен к второму входу блока 5.

30 Вход формирователя 6 непосредственно, а

3 входы матриц 1 и 4 через блок 9 подключены к клемме 8.

При обращении к ЗУ на клемму 8 поступает команда обращения 10. По команде 10 формирователь 6 вырабатывает импульс напряжения 11, блок 9 считывает с матрицы 1 сигнал 12 и одновременно с матрицы 4 сигнал 13, усилитель 2 передает сигнал 12 на один из входов блока 3. Блок 5 суммирует импульс напряжения 11 и сигнал 13, усилитель 2 передает сигнал 14 суммы на вход формирователя 7. Сигнал 14 достигает порога

15, при этом формирователь 7 вырабатывает стробирующий импульс 16, который поступает на второй вход блока 3. Блок 3 логически перемножает сигнал 12 и стробирующий импульс 16 и выдает на своем выходе считанную информацию в виде импульса 17, если сигнал

12 имеет одну полярность («1» на фиг. 2), и в виде постоянного напряжения 18, если сигнал 12 имеет противоположную полярность («0» на фиг. 2). ЗУ работает аналогично, если информация «1» и «0» отличается не полярностью, как это показано на фиг. 2, а амплитудой сигнала 12.

Если величина порога срабатывания формирователя стробирующего импульса постоянна, то допустимое изменение ЬК коэффициента передачи усилителя может быть выражено формулой где Š— амплитуда сигнала вспомогательной матрицы;

Š— амплитуда максимальной помехи, приведенной ко входу усилителя;

Ед — амплитуда выходного напряжения дополнительно введенного формирователя.

Отсюда следует, что введение в ЗУ дополнительно формирователя напряжения Ед и блока суммирования напряжений увеличивает допустимое изменение коэффициента передачи усилителя или при постоянном коэффициенте передачи усилителя допускает увеличение амплитуды помехи. Предположение о постоянстве порога срабатывания формирователя стробирующего импульса не нарушает этого вывода, так как изменение этого пород га при эксплуатации ЗУ не зависит от величин сигнала, помехи и выходного напряжения дополнительного формирователя.

Предмет изобретения

Запоминающее устройство, содержащее накопитель с основными и вспомогательной разрядными матрицами, подключенными через блок управления к входной клемме устройстz5 ва, блоки совпадения, каждый из которых соединен через усилитель с соответствующей основной матрицей, и формирователь стробирующего импульса, выход которого соединен с вторыми входами блоков совпадения, о т л из0 ч а ю щ е е с я тем, что, с целью повышения помехоустойчивости, оно содержит формирователь импульсного напряжения и блок суммирования напряжений, первый вход которого соединен с выходом формирователя импульсЗG ного. напряжения, второй вход — с вспомогательной матрицей, а выход подключен через усилитель к входу формирователя стробирующего импульса; вход формирователя импульсного напряжения соединен с входной

40 клеммой устройства.

447753

„0

Фиг.2

Составитель Ю. Розенталь

Техред М. Семенов

Корректор А. Дзесова

Редактор О. Кунина

Заказ 1121/4 Изд. № 506 Тираж 591 Подписное

ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий

Москва, Ж-35, Раушская наб., д. 4/5

Типография, пр. Сапунова, 2