Устройство для ввода информации

Иллюстрации

Показать все

Реферат

 

((() 448458

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Советскик

Социалистических

Республик (61) Зависимое от авт, свидетельства (22) Заявлено 18.04.72 (21) 1774651/18-24 с присоединением заявки № (32) Приоритет

Опубликовано 30.10.74. Бюллетень № 40

Дата опубликования описания 06,06.75 (51) М, Кл. G 061 3/00

Государственный комитет

Совета Министров СССР по делам изобретений н открытий (53) УДК 681.327.21 (088.8) (72) Авторы изобретения

А. С. Машкевич, Н. Д. Кабанов, В. А. Козмидиади, А. И. Магид и Б. И. Дегтярев

Всесоюзный научно-исследовательский и проектный институт по отраслевым автоматизированным системам управления (71) Заявитель

g pтБ

ФЩ "" I ":!: 11! а (54) УСТРОЙСТВО ДЛЯ ВВОДА ИНФОРМАЦИИ

Изобретение относится к области автоматики и вычислительной техники.

Известны устройства для ввода в вычислительную машину информации с число-импульсных датчиков, содержащее буферный регистр, счетчики сигналов с число-импульсных датчиков, распределитель опроса, блок синхронизации, блок управления и блок сопряжения с вычислительной машины.

Цель изобретения — снижение стоимости и повышение надежности устройства.

Цель достигается тем, что в предлагаемое устройство введены формирователь адреса, входы которого соединены с выходами буферного регистра и распределителя опроса, а выход — с блоком сопряжения, и счетчик сигналов, один вход которого соединен с блоком сопряжения и блоком управления, другой вход — с блоком управления, блоком синхронизации и распределителем опроса, а третий вход с блоком синхронизации, распределителем опроса и буферным регистром, а выход счетчика сигналов соединен с блоком сопряжения.

На чертеже приведена блок-схема устройства.

Буферный регистр 1, представляющий собой индивидуальную единичную память, предназначен для приема сигналов с каждого число-импульсного датчика. Формирователь 2 адреса датчика, представляющий собой схему шифрации, предназначен для организации адреса ячейки памяти вычислительной машины, в которой хранится текущая сумма сигналов с этого датчика. Распределитель опроса 3, представляющий собой схему коммутации, предназначен для циклического обегания разрядов буферного регистра. Счетчик 4 сигналов с число-импульсных датчиков, выполнен10 ный в виде электронного счетчика с разрядностью ячейки памяти ЭВМ, предназначен для прибавления «1» к текущей сумме сигналов для каждого из число-импульсных датчиков.

Блок сопряжения 5 организует связь устрой15 ства с ЭВМ, преобразуя индивидуальный формат данных в стандартный и обеспечивая определенную последовательность управляющих сигналов через интерфейс. Блок синхронизации б, выполненный на базе генератора, ра20 ботающего и режиме мультивибратора, предназначен для выработки серий импульсов, необходимых для тактирования схем управления устройства. Блок управления 7 предназначен для организации опроса буферного ре25 гистра и обмена информацией между памятью вычислительной машины и счетчиком числоимпульсных сигналов.

Работает схема следующим образом.

По определенному тактовому импульсу, по30 ступающему из блока синхронизации 6, осу448458 ществляется запись информации с число-импульсных датчиков в буферный регистр 1. На время анализа состояния буферного регистра 1, считывания с него информации и ее интегрирования, запись в буферный регистр 1 запрещается.

По разрешающему сигналу из блока управления 7 и тактовому импульсу из блока синхронизации 6 распределитель опроса 3 коммутирует очередную группу разрядов буферного регистра 1. Блок управления 7 анализирует состояние опрашиваемых разрядов буферного регистра 1. При обнаружении информации хотя бы в одном разряде устанавливается режим связи с ЭВМ. При этом на выходе формирователя 2 устанавливается модифицированный код адреса младшего из опрашиваемых разрядов буферного регистра 1, на котором зафиксирована единичная информация. Этот код представляет собой адрес ячейки памяти ЭВМ, хранящей текущую сумму сигналов с число-импульсного датчика, выход которого связан с входом опрашиваемого разряда буферного регистра 1.

Модифицированный адрес с выхода формирователя 2 подается на информационные входы блока сопряжения 5 и по соответствующему сигналу из блока управления 7 выдается в устройство управления вводом — выводом вычислительной машины.

В ответ на это устройство управления вводом — выводом заносит в блок сопряжения 5 содержимое ячейки памяти, адрес которой был выдан. Содержимое ячейки представляет собой текущую сумму сигналов по соответствующему число-импульсному датчику. Это число по определенному тактовому импульсу из блока синхронизации 6 переписывается с выходов блока сопряжения 5 в счетчик 4 число-импульсных сигналов через его регистровые входы.

Следующий тактовый импульс, поступающий на счетный вход счетчика 4, осуществляет прибавление «1» к его содержимому. Новая сумма подается с выходов счетчика 4 числоимпульсных сигналов на информационные входы блока сопряжения 5 и по сигналу из блока управлсния 7 заносится в ту же ячейку памяти вычислительной машины. По окончании передачи сигнал из блока управления 7 очищает счетчик 4 и сбрасывает соответствующий разряд буферного регистра 1. Затем весь цикл повторяется для следующих разрядов буферного регистра 1, в котором хранится единичная информация с число-импульсных датчиков.

После обработки информации по всем разрядам опрашиваемой группы буферного регистра 1 распределитель опроса 3 переходит по

15 сигналу из блока управления 7 и соответствующему тактовому импульсу из блока синхронизации 6 в следующее положение, повторяется вновь весь цикл опроса и интегрирования информации с другой группы число-им20 пульсных датчиков.

Таким образом, с помощью одного счетчика

4 сигналов осуществляется накопление информ ации с большого количества число-импульсных датчиков. Центральный вычисли25 тель в операции накопления не участвует.

Прерывание ЭВМ выдается только тогда, когда сумма достигает. определенной, заранее заданной величины.

Предмет изобретения

Устройство для ввода информации, содержащее буферный регистр, распределитель опроса, блок синхронизации, блок управления и блок сопряжения, отличающееся тем, 35 что, с целью повышения надежности устройства, в него введены формирователь адреса, входы которого соединены с выходами буферного регистра и распределителя опроса, а выход — с блоком сопряжения, и счетчик сигна40 лов, один вход которого соединен с блоком сопряжения и блоком управления, другой вход — с блоком управления, блоком синхронизации, распределителем опроса и буферным регистром, а выход счетчика сигналов со45 единен с блоком сопряжения.

448458

0т впоы ыул сяю

Аълч то

nММ

Составитель Г. Митина

Редактор И. Орлова Техред Н. Куклина Корректоры: Е. Давыдкина и В. Дод

Заказ 1264/12 Изд. № 1217 Тираж 624 Подписное

ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий

Москва, Ж-35, Раушская наб., д. 4/5

Типография, пр. Сапунова, 2