Устройство для преобразования цифрового кода в частоту импульсов

Иллюстрации

Показать все

Реферат

 

ОП ЫСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Советских

Со ни алистичесва

Республик (») 449444 (6I) Зависимое от авт. свидетельства (22) Заявлено 25.09.72 (21) 1830713/2; 9 (51) М. Кл.

H03 k 13/02 с присоединением заявки № (32)Приоритет уееударстеенню «еиетет

6еввта Мене«тров СВСр ее де«ам «эееретееей а еткритев (53) УДК 681.325 (088. 8) Опубликовано 05.11.74Бюллетень ¹ 41

Дата опубликования описания 13 08 75 (72) Авторы изобретения Ю. П. Бурченко, К. И. Диденко, А. Н. Конарев, А. Г. Ларин и И.С.Шандрин (54) УСТРОЙСТВО ДЛЯ ПРЕОБРАЗОВАНИЯ

ЦИФРОВОГО КОДА В ЧАСТОТУ ИМПУЛЬСОВ ки заносят через дешифратор 4 в счетчик

6. Весь диапазон изменений кода в счетчи ке 3 разбит на ряд поддиапазонов, каждому из которых соответствует определенное

5 значение опорной точки. Количество поддиапазонов и, следовательно,, опорных точек выбирают в зависимости от заданной погрешности преобразования.

Чтобы получить в счетчике 6 не только тй значения, соответствующие опорным точкам, но и все промежуточные значения, соблюдая при этом обратно пропорциональную зависимость между величинами кодов, записанных в счетчики, досчитывают импульсы в счетИ чике 6. Это происходит следующим образом.

После установки значения опорной точки в, счетчике 6 подают команду на вход 10.

При этом импульсы эталонной частоты от генератора 1 поступают через клапан 2 в

20 счетчик 3 и делитель 5, управляемый ттешифратором 4 и младшими разрядами счетчика 3. В счетчике 3 происходит досчет:до заполнения младших разрядов. После этого прохождение импульсов через делитель зв25 прешается, а в счетчике 6 формируется

Изобретение относится к импульсной технике.

Известны устройства для преобразования цифрового кода в частоту импульсов, содер1кашие генератор эталонной частоты, клапаны и счетчики.

11ель изобретения - повышение быстродействия и упрощение устройства - достигается благодаря исключению из извест« ного устройства схемы формирования временных интервалов, введению в него дешифратора и управляемого делителя частоты, а также изменению связей между элементами.

На чертеже изображена функциональная схема предлагаемого устройства.

Устройство содержит генератор эталонной частоты 1, клапан 2, счетчик линейных значений 3, дешифратор 4, управляемый делитель 5, счетчик обратных значений 6, схему сравнения 7, счетчик эталонной частоты 8, клапан 9.

Устройство работает следующим образом.

Преобразуемый код заносится в счетчик 3.

В соответствии с состояниями его старших разрядов значение выбранной опорной точ(71) Заявитель Специальное конструкторское бюро систем автоматического унравления

449444

ПреоБрозуеьи юР

Составитель А,Ларин едактоP Б.Федон оц Техреи И.Карандашова Корректор 11.У„а„,ц, Ц ИПИ Государственного комитета Совета Министров СССР

ЦНИ по делам изобретений и открытий

Москва, 113035, Раушская наб., 4

Предприятие «Патент», Москва, Г-59, Бережковская наб., 24 код, обратно пропорциональный входному, и-импульсы эталонной частоты получают возможность пройти через клапан.9 в счетчик 8. Схема сравнения 7 делит эталонную частоту на значение кода, записанное в 5 счетчике 6, а импульсы, полученные в результате деления, .сбрасывают" в нулевое состояние счетчик 8. Таким образом на выходе схемы сравнения 7, а следовательно и на выходе устройства формируются 10 импульсы, частоты которых прямо пропорциональны значению кода на входе устройства.

Предмет изобретения l5

Устройство для преобразования цифрового кода в частоту импульсов, содержа.шее генератор эталонной частоты, два клапана, счетчик эталонной частоты, счетчик обратных значений, счетчик линейных значений, схему сравнения, причем выход генератора эталонной частоты через первый клапан и счетчик эталонной частоты соединен с первым входом схемы сравнения, второй вход которой связан с выходом счетчика обратных значений и через второй клапан - со входом счетчика линейных значений, о т л и ч а ю ш е е с я тем, что, с целью повышения быстродействия и упрощения устройства, в него введены дешифратор и управляемый делитель часто- ты, причем вход дешифратора соединен с первым выходом счетчика линейных значений, первый выход дешифратора подключен к первому входу счетчик обратных значений, второй выход — к первому входу управляемого делителя частоты, второй вход которого соединен со вторым выходом счетчика линейных значений, третий ., вход - с выходом второго клапана, первый выход - с управляющим входдм первого клапана, а второй его выход - со вторым входом счетчика обратных значений.