Устройство для переключения светофора

Иллюстрации

Показать все

Реферат

 

О П И C A Н И E 450жг

Союз Советских

Социалистических

Республик

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (61) Зависимое от авт. свидетельства (22) Заявлено 29.01.73 (21) 1879288/18-24 с присоединением заявки № (32) Приоритет

Опубликовано 15.11.74. Бюллетень № 42 (51) М. Кл. G 08@ 1/09

Государственный комитет

Совета Министров СССР по делам изобретений и открытий (53) УДК 621.398.656..1.05 (088.8) (72) Автор изобретения (71) Заявитель

Специальное конструкторское бюро промышленной автоматики (54) УСТРОЙСТВО ДЛЯ ПЕРЕКЛЮЧЕНИЯ СВЕТОФОРА

Устройство предназначено для автоматического управления светофорной сигнализацией при двухфазной схеме организации движения транспорта с последовательным переключением тактов.

Известно устройство управления дорожными сигналами, содержащее четыре схемы с двумя устойчивыми состояниями, включающие сигналы предостерегающий, зеленый по магистрали, предостерегающий, зеленый по пересечению, четыре схемы выдержки времени для определения времени длительности горения каждого сигнала. На каждый такт имеется своя схема памяти и схема выдержки времени.

С целью повышения надежности в устройстве выход блока памяти промежуточных тактов переключения подключен ко входу первого элемента выдержки времени, к выходу устройства и к одному из своих входов, выход первого элемента времени подключен ко входу «сброс» блока памяти промежуточных тактов и ко входу блока памяти основных тактов, выход одного каскада которого подключен ко входам двух логических элементов «И», а выход другого каскада соединен со входом первого каскада блока памяти основных тактов переключения, выходы логических схем «И» подключены к соответствующим выходам устройства и соответственно через второй и третий элемент выдержки времени — ко входу первого каскада и ко входу «сброс» второго каскада блока памяти отрабатываемого такта переключения, выходы второго и третьего элементов выдержки времени подключены ко вхо5 дам «сброс» блока памяти основных тактов и к соответствующим входам блока памяти промежуточных тактов переключения выход первого каскада блока памяти отрабатываемого такта подключен ко

10 входу второго каскада и ко входу одного элемента «И», вход другого элемента «И» соединен с выходом второго каскада блока памяти отрабатываемого такта переключения.

На чертезке представлена схема устройства, 15 содержащего: блок памяти 1 промежуточных тактов переключения; блок памяти 2 основных тактов переключения; блок памяти 3 отрабатываемого такта переключения; элементы выдержки времени 4 — б; логические элементы

20 «И» 7, 8.

Устройство работает следующим образом.

Предположим идет первый такт, т. е. блок памяти промежуточного такта переключения формирует на выходе сигнал низкого уровня, 25 т. е. включен элемент выдержки времени 4 и на выходе устройства горят лампы промежуточного такта. Через время, заданное элеменToivel выдср:кки времени 4, на Bblxogp эле lpHта 4 появляется сигнал низкого уровня, кото30 рый устанавливает в исходное состояние блок памяти 1 и в единичное состояние — блок памяти 2. С выхода первого каскада блока памяти основного такта переключения 2 сигналом высокого уровня подготавливаются элементы 7 и 8. Так как блок па„3 отрабатываемого такта переключения находится в нулевом состоянии, то через элемент 7 запускается элемент выдержки времени 5 и включается второй такт. Через заданный промежуток времени сигнал низкого уровня с выхода элемента 5 устанавливает в нулевое состояние блок памяти 2 основных тактов переключения и в единичное состояние — блок памяти 3 отрабатываемого такта переключения (т. е. подготавливается элемент «И» 8) и блок памяти

1 (т. е. включается третий такт). По окончании времени, заданного элементом 4, блок памяти 2 основного такта переключения вновь устанавливается в единичное состояние, а через элемент «И» 8 включается четвертый такт.

По окончании времени горения ламп четвертого такта сигналом с выхода элемента выдержки времени б устанавливаются в нулевое состояние блоки 2 и 3 (т. е. подготавливается элемент «И» 7) и в единичное состояние— блок памяти 1 промежуточных тактов переключения (т. е. включается первый такт и т. д,).

Предмет изобретения

Устройство для переключения светофора, содержащее блоки памяти основных, промежуточных и отрабатываемого тактов переключения, элементы выдержки времени и логические элементы «И», отличающееся тем, что, с целью повышения надежности устройства, в

5 нем выход блока памяти промежуточных тактов переключения подключен ко входу первого элемента выдержки времени, к выходу устройства и к одному из своих входов, выход первого элемента времени подключен ко вхо10 ду «сброс»» блока памяти промежуточных тактов переключения и ко входу блока памяти основных тактов переключения, выход одного каскада которого подключен ко входам двух логических элементов «И», а выход другого

Г5 каскада соединен со входом первого каскада блока памяти основных тактов переключения, выходы логических схем «И» подключены к соответствующим выходам устройства и соответственно через второй и третий элемент вы20 держки времени — ко входу первого каскада и ко входу «сброс» второго каскада блока памяти отрабатываемого такта переключения, выходы второго и третьего элементов выдержки времени подключены ко входам «сброс»

25 блока памяти основных тактов переключения и к соответствующим входам блока памяти промежуточных тактов, выход первого каскада блока памяти отрабатываемого такта подключен ко входу второго каскада и ко входу

30 одного элемента «И», вход другого элемента

«И» соединен с выходом второго каскада блока памяти отрабатываемого такта переключения.

Составитель Е. Ль.сенко

Редактор А. Цветкова Техред О. Гумеиюк Корректор Н. Лук

Заказ 890/16 Изд. № 1133 Тираж 624, Подписное

Цг1ИИПИ Гос, ар.твенного комитета Совега Министров ..ССР по д дам изсбре|ениЙ и отквытий

Москва, К-Зз. Раушская нао.. д. 4(5

Типография, пр. Сапунова, 2