Бункер зернового комбайна

Иллюстрации

Показать все

Реферат

 

ОП ИС М.-ИЗОБРЕТЕН ИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Советских

Социалистических

Республик

2076 (61) Зависимое от авт. свидетельства .- (22) Заявлено 18 03 71 (21) 1634922!26

К.. НЦ Е 11!О8

Государстеенный «омнтет

Совета Миниртроа СССР но делам нзооретений н открытий (32) Приоритет 2g,О3.7О (31) МВ 21а, Ь/14 (33) ГДР;

Опубликовано 30,11.74, Бюллетень №

УДК 621.391.

33 (088. 8) Дата опубликования описания 31.03.7 (72) Автор изобретения

Иностранец

Вернер Платц (ГДР) (71) 3 явитель Ин Р нное пРе РиЯтие . фЕБ, Электро-Аппарате-Верке, Берлин-Трептов (ГДР) ду которой подключен дополнительный вы.ход делителя частоты.

В данном устройстве длительность зна» ка Ь в импульсной телеграмме хронируется через ячейку HOP (одна ячейка HOP на такт отпирания на тактовом входе), делитель частоты которой снижает тактовую частоту таким образом, что период соответ» ствует половине бита, и во время следующе-. го знака О в импульсной телеграмме через ступень возврата по обратному проводу переводится в основное положение.

Сигнал с выхода делителя частоты после первой полуволны переключает блок де ления пополам, так. что пос недний вне своего основного положения отмечает диапазон, который соответствует искажению информационного сигнала величиной в одну посылку более чем на 25%.

Промежуточный накопитель переключается когда задний фронт сигнала Ь попадает

) в этот диапазон, и этот промежуточный накопитель в конце каждого цикла передачи

I для приема его содержания опрашивается

-в оконечном Накопителе, служашем для упИзобретение относится к коммутационному устройству, используемому для индикации превышения допустимого искажения информационных токовых посылок при передаче данных или телемеханической информации.

Известны подобные устройства, но схемы их весьма сложны и дороги и, кроме того в них используются аналоговые методы измерения.

Цель изобретения - упрощение устройст ва и расширение пределов регистрации..

Это достигается тем, что в предлагае-. мом устройстве выход синхронизатора подключен к входу делителя частоты к дополни/ тельному входу которого подключен обнуля ющий каскад, а выход триггера подключен к входу схемы совпадения, причем информационный вход дополнительно подключен к вторым входам обнуляющего каскада и схемы совпадения, между BIIxogoM которой и формирователем выходных сигналов включен промежуточный накопитель; кроме того между григ ером и схемой совпадения включена логическая схема, к второму вхо- 25 (54) УСТРОЙСТВО ДЛЯ РЕГИСТРАЦИИ ИСКАЖЕНИЙ ИНФОРМАЦИОННЫХ

ПОСЫЛОК

452076 равления элементом индукции, после чего возвращается в исходное положение.

Блок деления пополам может быть дополнен логической схемой управления делителем частоты, что позволяет по свободному выбору устанавливать допустимое иска-, жение.

На фиг, 1 показано коммутационное уст ройство для допустимого искажения 25%; aalu фнг, 2. — диаграмма вОзмОжнйх пределов 10 искажений; на фиг. 3 - функциональная ди-аграмма при превышении, допустимого искажения 25%; на фиг. 4 - коммутационное устройство для произвольного выбора вели чины допустимого искажения. l6

На тактовый вход (фиг, 1) подается так.товая частота, которая при сигнале в импульсной телеграмме на входе 1 импуль сной телеграммы через HOP 2 отпирает ячейку HOP 3 для такта на тактовом входе 20

4 и поступает на вход 5 делителя частоты 6, который понижает частоту таким образом, что один период на выходе 7 делителя частоты соответствует половине бита.

Каскад 8 деления пополам после каждой 25 лолуволны переключается с выхода 7 делителя частоты 6.

На фиг. 2 показано, что задний фронт сигнала на входе 1 импульсной телеграммы совпадает с основным положением кас- 30 када 8 деления пополам только тогда, когда искажение сигнала L в импульсной телеграмме на превышает 25%.

Пока длится знак L на входе 1 импульсной телеграммы, ячейка HOP 9 заперта. Если искажение менее 25%, отнесенное к одному биту, то каскад 8 деления пополам в конце сигнала стоит в основном положении и запирает ячейку 9. Если искажение более 25:%, отнесенное к одному биту,:то, как показано на фиг. 3, вместе с

I, «адннм фронтом сигнала L импульс с

НОР 9 поступает в промежуточный накопи« тель 10 и переключает его. С задержкой

45 ло крайней мере на половину тактового периода через HOP 11 опрокидывается каскад реверсирования 12, который через обратный провод 13 приводит в основное положение делитель частоты 6 и каскад 8 де50 лелин пополам. Посредством переднего фронта нового i.èãíàíà 4 на входе 1 импульi. aîé телеграммы каскад реверсирования

Р 2 <.лова переключается и таким образом

55 делцлель ча<:тотн 6 и каскад 8 деления Во полам оовобожл потея до следующей операцл л л: êв-.реп л я.

Периодически циклический импульс Ь (0) ., на циклическом импульсном входе

14 отпирает ячейки HOP 15 и 16 для передачи результатов измерения из промежуточного накопителя 10 в оконечный накопи., тель 17 и своим задним фронтом переводит промежуточный накопитель 10 снова в основное положение. На выходе 18 оконечного накопителя происходит выдача сигнала индикации.

На фиг. 4 представлено коммутационное устройство, с помощью которого допустимые пределы искажений могут быть установлены по свободному выбору. Логический элемент 19 управляется каскадом 8 деления пополам, который отмечает предел

25%, и делителем частоты 6. С помощью соответствующих частот делителя, имеющих ся в делителе частоты 6, диапазон 25% внутри логического элемента 19 уменьшается или увеличивается. Логический элемент

19/управляет ячейкой HOP 9, которая при превышении допустимого искажения выдает импульс, как было указано выше.

Предмет изобретения

1. Устройство для регистрации искажений информационных посылок, содержащее синх» роннзатор, соединенный с информационным входом устройства, делитель частоты, подключенный к триггеру, соединенному через обнуляющнй каскад с тактовым входом,подключенным к второму входу синхронизатора, н схему совпадения, подключенную к формирователю выходных сигналов, о т л ич а ю щ е е с я тем, что, с целью упрощения устройства выход синхронизатора подключен к входу делителя частоты, к дополнительному входу которого подключен упомянутый обнуляющий каскад, а выход триггера подключен к входу упомянутой схемы совпадения, при» чем информационный вход дополнительно подключен к вторым входам обнуляющего каскада и схемы совпадения, между выходом которой и формирователем выходных сигналов включен промежуточный накопитель.

2. Устройство по п. 1, о т л н ч а ю (u ее с я тем, что, с целью расширения пределов регистрации, между упомянутыми триггером н схемой совпадения включена логическая схема, к второму входу которой подключен дополнительный выход делителя час.тоти. 452076

Составитель У)Дьымрром

РедактоР ТехРед Л 1 н, котищ КоРРектоР А.ВасипьеРа

Е,Карауаова

Вакаэ ф ф Иэв;:рр Тврвае 87 В Повввсвое

ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий

Москва, 113035, Раушская.наб, 4

Предприятие «Патент», Москва, Г-69, Бережковская наб., 24