Устройство для вычитания частот

Иллюстрации

Показать все

Реферат

 

Союз Советских

Социалистических

Республик

ОП ИС %-

ИЗОБРЕТЕН ИЯ в (11) 452828

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (61) Зависимое от авт. свидетельства (22) Заявлено 16.04.73 (21) 1913040/18-24 (51) M. Кл 6 06 f 7/385 с присоединением заявки %— (32) Приоритет

Опубликовано 05.12.74. Бюллетень № 45

Дата опубликования описания

Государственный комитет

Совета Министров СССР

h0 делам изооретений н открытий (53) УДК 681.325.56 (088.8) (72) Автор изобретения

С. Е. Токовенко (71) Заявитель (54) УСТРОЙСТВО ДЛЯ ВЫЧИТАНИЯ ЧАСТОТ

Изобретение относится к области радиоэлектроники и может быть использовано в автоматике, цифровой, вычислительной и измерительной технике.

Известны устройства для вычитания ча- 5 стот, содержащие 1 -к триггер, единичный и нулевой входы которого соединены соответственно с первыми входами первой и второй схем совпадения. а единичный и нулевой выходы — со вторыми входами тех же 10 схем совпадения, выходы которых соединены соответственно с первым и вторым выходами устройства.

Однако при совпадении во времени входных сигналов известные схемы на основе 15

Д -к триггера работают неоднозначно, С целью устранения этого недостатка в предложенном устройстве первый вход устройства подключен ко входу дополнительного формирователя и через схему задержки- 20 к единичному входу Д -к триггера, Первый выход дополнительного формирователя соединен с первым входом дополнительной схемы совпадения, второй вход которой подключен ко второму входу устройства, а вы- 2о ход — к нулевому входу дополнительного триггера, единичный вход которого через первое дифференцирующее звено связан совторыаи выходом дополнительного формирователя, а единичный выход — с первым входом схемы "ИЛИ", второй вход которой соединен со вторым входом устройства, а выход — через второе дифференцирующее звено с нулевым входом 1 -к триггера.

На фиг. 1 представлена функциональная схема устройства, на фиг. 2 - временные диаграммы его работы, Единичный и нулевой входы 3 -к триггера 1 соединены с первыми входами первой и второй схем совпадения 2 и 3, вторые входы которых соединены с выходами триггера 1. Выходы схем совпадении

2 и 3 соединены с выходами 4 и 5 устройства. Первый вход 6 устройства соединен с входом дополнительного формирователя 7 и через схему задержки 8 — с единичным входом триггера 1. Первый выход формирователя 7 соединен с первым входом допо т- нительной схемы совпадения 9, второй вход которой соединен со вторым входом 10 о

4Я28 >8 4 устройства, а выход - с нулевым входом дополнительного триггера 11, Единичный вход триггера 1 1 через первое дифференцирующее звено 12 связан со вторым выходом формирователя 7, а единичный выход: с-первым входом схемы 13 "ИЛИ», второй вход которой соединен со входом 10 устройства, а выход — через второе дифференцирующее звено 14 — с нулевым входом триггера 1, На фиг. 2 обозначено: a - сигналы на входе 6 устройства, в - сигналы на выходе схемы 8 задержки, с — импульсы на первом! выходе формирователя 7, Д вЂ” импульсы на выходе первого дифференцирующего звена

12, е — сигналы на входе 10 устройства, — выходной сигнал дополнительного триг гера 11, — сигнал на выходе . второго

Йифференцнруюшего звена 14, Сигналы, поступающие по входу 6, прзходят на единичный вход триггера 1 с некоторой задержкой, определяемой режимом работы схемы 8 (фиг. 2 а, е).

Если сигналы, поступающие по входу 10 устройства, не совпадают во времени с им- пульсом на первом выходе формирователя 7 (фиг, 2, с), сигнал на выходе схемы 13

"ИЛИ" по параметрам не отличается от входного сигнала на входе 10. На выходе второго дифференцируюшего звена 14 сигнал формируется по заднему фронту входного сигнала, так что сигналы на входах триггера 1 во времени не совпадают, В случае совпадения сигнала иа выходе формирователя 7 с сигналом па входе 1 0 (фи . 2, с, е), импульс с выхода схемы совпадения 9 обеспечивает переключение триггера 11 в состояние "1 " (фиг, 2, 3 ), Обратное переключение триггера 11 осу; шествляется сигналом с, совпадающим с задним фронтол импульса на выходе форл ирователя 7.

Поскольку сигнал на нулевом входе григгера 1, формируемый вторым дифферец-, пирующим звеном 14, совпадает с задним фронтом импульса на его входе, то в данном случае он формируется с задержкой по отношению к сигналам на выходе схемы 8.

11редложенная обработка сигналов на входе схем вычитания обеспечивает устойчивую работу триггера при произвольном

Временном соотношении входных сигналов, С изменением фазы сигналов на входе

10 по отношению к импульсам на входе 6 импульсы на выходе второго дифференцирующего звена 14 формируются позже сигналов на выходе схемы 8 все время, пока импульсы на входе 10 не начнут опережать сигналы на входе 6. В момент перехода очередной сигнал со входа 10 поступает с задержкой (синхронно с сигналом на выходе первого дифференцирующего звена

12), а последующий, не совпадающий с им пульсом на выходе формирователя 7, поступает на вход триггера 1 без задержки, l5 раньше сигнала с выхода схемы 8. При атом в промежутке времени, ограниченном двумя соседними импульсами на входе 6, на вход триггера 1 поступают два импульса по входу 10, Это обеспечивает формиро20 вание сигналов на выходе 5 устройства в момент перехода фазы через нулевое значение.

Предмет изобретения

Устройство для вычитания -mcmi со держащее Д -к триггер, единичный и нулевой входы которого соединены соответственно с первыми входами первой и вто30 рой схем, совпадения, а единичный и нулевой выходы - со вторыми входами тех же схел совпадения, выходы которых соединены соответственно с первым и вторымвыхо" дами устройства, о т л и ч а ю щ е е с я тем, что, с целью повышения точности ра35

:боты устройства, первый вход устройства .подключен ко входу дополнительного форми-. рователя н через схему задержки к единичному входу 3 -к триггера; причем первый выход дополнительного формирователя соеди

40 нен с первым входом дополнительной схемы совпадения, второй вход которой подключен ко второму входу устройства, а выход — к нулевому входу дополнительного три гера, единичный вход которого через первое лич45 фере щирующее звено связан со вторым выходом дополнительного формирователя, а единичный выход - с первыл< входом схемы

"ИЛИ", второй вход которой соединен со вторым входом устройства, а выход — че рез второе дифференцирующее звено r. пуп ,.вым входом Д -к триггера, 452828

О

Ф

cf

В

У ф

Составитель

Редактор Л,Утехина Техред Л.Казачкова Корректор Л..ОРпоиа

Заказ Д, Изд. Щ g)$ Тираж

624

Подписное

ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений н открытий

Москва, 1l3035, Раущская наб., 4

Предприятие аПатеыт», Москва, Г-59, Бережковская наб., 24