Устройство для подсчета импульсовф|r п т г:l—•' i \ 3 ;-^ш €;-5л--^г«!s3^4 c-^-.'^.j-

Иллюстрации

Показать все

Реферат

 

О Il И С А Н И E пп 453722

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Советскии

Социалистическии

Республин (61) Зависимое от авт. свидетельства— (22) Заявлено 13.09.73 (21) 1961288/18-24 с присоединением заявки № (32) Приоритет

Опубликовано 15.12.74. Бюллетень ¹ 46

Дата опубликования описания 03.02.75 (51) М. Кл. G 06m 3/08

Государстненны и комитет

Сонета Министров СССР оо делам изооретениР и QTKpblTHH (53) УДК 621.174(088.8) (72) Авторы изобретения С. П. Фалеев, В. В. Изранцев, Г. В. Сысин и Л. А. Кулыгина (71) Заявитель Ленинградский институт авиационного приборостроения (54) УСТРОЙСТВО ДЛЯ ПОДСЧ ЕТА ИМПУЛ ЬСОВ

Устройство относится к области подсчета сигналов от нескольких источников и может применяться в многоканальных системах связи, в ядерной физике, в системах статистического анализа, в многолинейных системах массового обслуживания, в обследовании пассажиропотоков больших транспортных itpc;I,приятий.

Известно устройство для регистрации импульсов, содержащее датчики, подключенные к схемам «ИЛИ», соединенным со счетчиками.

Недостатком его является недостаточна я точность работы устройства.

С целью повышения точности работы в предлагаемое устройство введены регистрирующий блок и последовательно включенные сумматор, делитель, элемент задержки и инвертор, вход которого соединен с регистрирующим блоком, а выход — с другим входом каждой схемы «ИЛИ», причем входы сумматора подключены к соответствующим датчикам импульсов.

На чертеже привсдена блок-схема предлагаемого устройства, содержащая датчики импульсов 1 — 3 с первого по и-й канал, счетчики 4 — 6 с первого по и-й канал, сумматор 7, делитель 8, регистрирующий блок 9, элемент задержки 10, инвертор 11 и схемы «ИЛИ» 12 на два входа.

Датчики импульсов 1, 2, 3 соединены со входами схем «ИЛИ» 12 и со входами сумматора 7. Выходы схем «ИЛИ» соединены со входами счетчиков 4, 5, б. На вход схем

«ИЛИ»поступает также сигнал с выхода инвертора 11. Выход сумматора 7 соединен со входом делителя 8, выход которого соединен со входом элемента задержки 10, а его выход соединен со входом регистрирующего блока

10 9 и со входом инвертора 11.

В исходном положении устройства счетчики

4, 5, б, делитель 8 и элемент задержки 10 находятся в нулевом состоянии. Поступаю15 щие сигналы регистрируются в блоках 4, 5, 6, 8. На выходе делителя 8 прп поступлении на его вход количества сигналов одного знака, превышающего количество поступивших сигналов противоположного знака на величину, 20 равную количеству каналов, появляется сигна.ч, знак которого совпадает со знаком большинства пришедших сигналов. Сигналы через сумматор 7 поступают на вход делителя 8 и через схемы «И.III» 12 — на вход счетчиков

25 4, 5, б. Сигнал с выхода делителя 8 задерживается элементом задержки 10 для ликвидации гонок в счетчиках 4, 5, 6 и поступает в регистрирующий блок 9 и через инвертор 11 и схемы «ИЛИ» 12 — в счетчики 4, 5, 6.

453722

Составитель Н. Ваганова

Техред Г. Васильева

Корректор H. Сгельмах

Редактор Б. Нанкина

Заказ 71/14 Изд. Ке 1945 Тираж 624 Подписное

ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий

Москва, Ж-35, Раушская наб., д. 4/5

Типография, пр. Сапунова, 2

П р ед м ет изобретения

Устройство для подсчета импульсов, содержащее датчики импульсов, подключенные к одному из входов соответствующей схемы

«ИЛИ», выход каждой из которых соединен со счетчиками, о тл и ч а ю щ е е с я тем, что, с целью повышения точности работы устройства, в него введены регистрирующий блок и последовательно включенные сумматор, делитель, элемент задержки и инвертор, вход которого соединен с регистрирующим блоком, а выход — с другим входом каждой схемы

«ИЛИ», причем входы сумматора подключены к соответствующим датчикам импульсов.