Устройство для асинхронного сопряжения в синхронном канале связи

Иллюстрации

Показать все

Реферат

 

+Hg ТОК@ 1 Яф

С П И С А Н И Е (и) 454702

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Советских

Социалистимеских

Республик (61) Зависимое от авт. свидетельства (22) Заявлено 05.06.72 (21) 1792245/26-9 с присоедипепием заявки № (32) Приоритет

Опубликова11о 25.12.74. Бюллетень ¹ 47

Дата опубликования описания 03.02.75 (51) М. Кл. Н 041 3/06

Государственный комитет

Совета Министров СССР по делам изобретений и открытий (53) УДК 621.376.56 (088.8) (72) Авторы изобретения

Г. П. Абугов, Ю. A. Алексеев и И. В. Мягков

Центральный научно-исследовательский институт связи (71) Заявитель (54) УСТРОЙСТВО ДЛЯ АСИНХРОННОГО СОПРЯЖЕНИЯ

В СИНХРОННОМ КАНАЛЕ СВЯЗИ

Изобретени относится к многоканальным системам связи, а и IcHHD к устройствам для асинхронного сопряжения в синхронном канале связи и может быть использовано в аппаратуре асинхронной передачи цифровой информации.

Известны устройства для асинхронного ввода двои гной информации в синхронный канал связи без дополнительного канала. В этих случаях в канал связи приходится вводить не только информацию о полярности передаваемого сигнала, но и 1шформацию o его тактовой частоте. Эта дополнительная информация обычно передается путем вставок в передаваемый сигнал вспомогательных посылок, которые обнаруживаются на приеме и сигнализируют об определенных значениях фазового сдвига между посылками входного сигнала и отводимыми для сго передачи тактовыми посылка!»H капала связи.

В качсствс вспомогательных посылок используют либо дублирующие посылки, т. е. повторя;ощие предыдущие посылки, либо дублирующие посылки совместно с инверсными посылками, т. е. име1ощие полярность, обратну1о полярности предшествующих посылок.

При этом сигнализация о фазовом сдвиге осуществляется изменением последовательности передачи инверсных и дублиру.ющих посылок.

Однако при реализации известных устройств появление во входном сигнале длительных групп посылок одной полярности соответствует передаче по линии связи большого числа

5 повторяющих, т. е. дублиру1ощих друг друга, посылок. Эти пОсылки маскиру Iот Вспомогательные дублирующие посылки, затрудняя нахождение нх в принятом сигнале. Затрудняется также нахождение одиночной вспомогатель1р ной инверсной посылки, так как информационная посылка, передаваемая после вспомогательной инверсной и повторяющая предшествующу1о информационную посылку, в принятом сигнале оказывается инверсной посылкой.

ls В инверсных устройствах время обнаружения вспомогательных посылок (время поиска синхроннзма) зависит от статистических свойств передаваемого сигнала.

Целью изобретения является повышение до2(1 стоверности передачи информации и уменьшение времени вхождения в синхронпзм.

Для этого на передающей стороне между (т+1) -м и (m+2) -м выходами распределителя с одной стороны и выходом блока фор25 мировання дублиру1ощих посылок с другой стороны включены последовательно соединенные схемы «ИЛИ» и «Запрет» и блок формирования инверсных посылок, причем к второму входу схемы «Запрет» подключен выход блока пе30 риодического переключения, к Одному входу

454702

Таблица № такта

12 13 14

15 16

6 7 8 9

С С С

С С И

Д Д

И С

С С С Д с с с д

Передача

Прием

И

27 28 29

30 31

25 26

20 21 22. № такта

18

И И

И И

С С С

С С С

Д Д

Д Д

С С

С С

И И С

Д С С

Передача

Прием которого подключен выход блока однократного изменения периода, а к другому входу— (т+2)-й выход распределителя, а на приемной стороне — между входом и (m+2)-м выходом распределителя включен блок периодического переключения, выход которого подключен к второму входу приемника синхронизации через последовательно соединенные блок выделения инверсных посылок, сигнальный вход которого соединен с соответствующим входом блока выделения дублирующих посылок, и схему «ИЛИ», к второму входу которой подключен выход блока выделения дублирующих посылок, здесь т — число информационных посылок в цикле транслируемого сигнала.

В предложенном устройстве в транслируемый сигнал вводятся сдвоенные вспомогательные посылки, разделяющие сигналы на циклы, каждый из которых содержит m информационных и две вспомогательные посылки.

На чертеже приведена блок-схема устройства.

Устройство для синхронного сопряжения содержит на передающей части блок 1 фикНа передающей станции входной сигнал записывается в блок памяти 7 и переписывается распределителем 4 на тактовые позиции канала связи. Выходные импульсы блока памяти растягиваются на весь период считывающих импульсов в блоке 8 формирования дублирующих посылок. На блок 8 от распределителя

4 не поступают (m+1) -й и (m+2) -й импульсы, поэтому на месте этих импульсов формируются посылки, дублирующие т-ю информационную посылку. Выходное напряжение блока 8 поступает на блок 9 формирования инверсных посылок, на вход которого через схему «ИЛИ» 5 и схему «Запрет» 6 поступают (m+1)-й и (m+2)-й импульсы распределителя 4. При приходе этих импульсов формируются инверсные посылки. Одновременно (m+2)-й импульс поступает на блок 3 периодического переключения, который в каждом втором цикле запирает схему «Запрет» 6, засации фазового сдвига, блок 2 однократного изменения периода, блок 3 периодического переключения, распределитель 4, схему «ИЛИ»

5, схему «Запрет» 6, блок памяти 7, блок 8

5 формирования дублирующих посылок и блок

9 формирования инверсных посылок, а на приемной части — приемник синхронизации 10, блок 11 однократного изменения периода, распредслитсль 12, блок 13 восстановления так10 товой частоты, блок 14 выделения дублирующих посылок, схему «ИЛИ» 15, блок 16 выделения инверсных посылок, блок 17 периодического переключения, блок памяти 18.

Работа устройства на примере m=3 и Л)0, 15 где Л вЂ” малая величина, выбираемая так, чтобы при всех возможных расстройках частот знак Л, определяющий направление изменения фазы импульсной несущей относительно входного сигнала, оставался постоянным, проил20 л астрирована таблицей, где буквой С обозна;епы тактовые позиции, отведенные в канале связи для асинхронного передаваемого сигнала, а буквами Д и И соответственно обозначены позиции вспомогательных дублирующих

25 и вспомогательных инверсных посылок. прещая прохождение (m+1) -го и (m+2) -го импульсов на блок 9. При отсутствии этих импульсов блок 9 пропускает на выход посылки, формируемые блоком 8.

50 Таким образом, в передаваемом сигнале после каждых m информационных импульсов (такты первый — третий и шестой — восьмой) передаются чередующиеся сдвоенные инверсные (такты четвертый, пятый) и сдвоенные

55 дублирующие посылки (такты девятый, десятый), Сдвиг фазы между импульсами записи и считывания блока памяти 7 контролируется блокам 1 фиксации фазового сдвига. Когда тс этот сдвиг достигает т+ 2 где Т, — период следования импульсов входного сигнала, включается блок 2 однократного изменения периода, который воздействует на

65 распределитель 4, изменяя число считываю454702 щих импульсов в цикле на единицу (14-й такт), что приводит к компснс."цпи фазового сдвига в блоке памяти 7. Одновременно блок

2 перефазпруст блок 3 периодического переключения, -1гс приводит к изменению очередности псрсда !» инверсных и дублиру!си!их посылок (такты 15-й, 16-й).

На приемной станции поочередно открываемые блоком 17 период!!ясского переключения блок 14 выделения дублирующих посылок и блок 16 выделения инверсных посылок Выделяют из принятого сигнала сдво illlblp. посылки. Входные импульсы блоков 14 и 16 через схему «ИЛИ» 15 поступаюг в приемник синхронизации 10, который синхронизирует работу распределителей 4, 12 и блоков 3, 17 передающей и приемной станций. При этом (и+2) -й импульс раагрсделптеля 12 управляет работой блока 17 периодического переклlсчсния а и считываlсщпх из Ii>ëbñOII В слске памяти 18 выделяют из принятого сигнала иllформа1„ ионные пОсылки.

Изменсш1е периода цикла иа I!epe a«c приводит к тому, что информационные посылки оказываются сдвинуты на один такт относительно считывающих импульсов приемной станции. Однако сбоя приема информ" öèè не происходит, так как вместо исключенных из принятого сигнала информационных посылок (такты 14-й, 19-й) считыва!отея повторяю IHe их Вторые импульсы сдВоеl!Пых Вспомо aTc,!ь ных дублирующих (такт 16-й) или инверсных (такт 21-й) посылок.

Приемник синхронизации 10 фиксирует смену дублирующих и инверсных посылок (такTbI 15-II, 20-11) H еcoll TBI

При помощи блока 13 восстановления тактовой частоты, В качестве которого обычно примепя!от узкополосHûå фильтры или генераторы с ФАП, усредняя частоту считывающих импульсов с распределителя 12, восстанавливается часто!а входного сигнала. Если допустимы флуктуации фалы порядка 15 — 20%, тактовая частота входного сигнала може!. быть восстановлена распределителем 12 при

ПОМОЩИ НЕСКОЛЬ!,ИХ СДВП11 1 T"1 ; 11Л1ПУЛЬСНЫХ Последовательностей („. Восстановленная тактовая частота блока 13 используется для считывания сигнала из блока памяти.

Таким образом, работоспособность данного устройства и достоверность аспнхронпой пере5

"5

60 дачи пе зависит от статистических характеристик псредава :.:ого сигнала. Отсутствие жесткой временной привязки моментов коррекции фазы на передающей и приемных станциях позволяет упростить аппаратуру и повысить ее помехоустойчивость. Применение данного устройства позволяет уменьшить и время вхождения аппаратурьГ В синхронизм, носко,чьку

",с!1ь м» ча вероятность появления в И!!формационном сигнале посылок, ана !Ог!1чных чередующимся сдвоенным дублиру.Oil!I! I и инверсным посылкам.

Предмет изобретения

Устройство для асинхронного сопряжения в

"...:Нхро1;ном канале связи, содержащее на передающей стороне последовательно соединенные блок одпскрап!Ого изменения периода, к управляющему входу которого подключен блок памяти через блок фиксации фазового сдвига, и распрсдслитсль, управляющий блоком формирования дублирующих посылок не;iocpe;ствснно и черсз блок памяти, а на приемной стороне — последовател ьпо соединенные приемник синхронизации, блок однократного изменения периода и распределитель, подключе!шый непосредственно и через блок восстановления тактовой частоты к входам б»0 a i:a.;.!IT!I, соедш1снного по сигнальному входу с входом блока выделения дублирующих посылок, причем один из выходов распределителя подключен к соответствующему входу приемника син. ронизации, отл ич à 10щсеся тем, что, с целью повышения достоверности передачи информации п уменьшения времени вхождения в cHHxpOIIHaii, на пеp 6 a:0HjcI! cTop oil 0 >!сil +x (iIII 1) -м (m4-2) -м выходамп распределителя с одной стороны включены последовательно соединенные схемы «ИЛ11» и «Запрет» и блок формирования инверсных посылок, причем к второму входу с е ibi «Запрет» подклю !сц выход блока IIep»0

Олок IicpHO. 1ическсго псрскл10 1С111!я. Выход HOторого подкгпочен к второму входу приемника спнхронпзац!1и через последовательно соеД1111ЕНПЫС ОЛОК ВЫДЕЛЕНИЯ 1!НВСРСНЫХ ПОСЫЛОК, сигнальный вход которого сосд!Щен с соответствуюп;им входо:l блока выдслсния дублирующих посылок, н схему «ИЛ11», к второму

Входу которой подключен выход блока выделения дуолпрукядих посылок, здесь и — число !шформац!!о1Н1ых посылок в цикле транслпрусмого сигнала.

454702 дасаелч и

an

eYama сй тать од руцрут1

:игнап

Составитель Н, Гераспгиова

Редактор А. Зиньковский Техред Г. Дворина Корректор И. Позняковская

Заказ 60/9 Изд. № 214 Тираж 678 Подписное

ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий

Москва, /К-ЗЗ, Раупп кая аб., д. 4)5

Типография, пр. Сапунова, 2