Устройство помехоустойчивого кодирования
Иллюстрации
Показать всеРеферат
ga к т ... ° ." сн
ИЗОБРЕТЕН ИЯ
" 455501
Союз Советских
Социалистических
Реслублик
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (61) Зависимое от авт. свидетельства (22) 3 а явлено 25.04,73 (21) 1911068/26-9 с присоединением заявки М— (32) Приоритет—
Опубликовано 30.12.74. Бюллетень ¹ 48
Дата опубликования описания 03.07.75. (51) М. Кл. Н 041 1/10
1 осударственный комитет
Совета Министров ССС9 по делам изооретений и открытий (53) УДК 621.391.3 (088.8) (72) Авторы изобретения (71) Заявитель
В. С. Семенов, В. И. Чалдаев, E. Г. Чернов и Д. С. Кузнецов
1осударственный институт по проектированию и исследовательским работам в нефтяной промышленности (54) УСТРОЙСТВО ПОМЕХОУСТОЙЧИВОГО КОДИРОВАНИЯ
1 относится к телеграфной
Изобретение связи.
Известно устройство помехоустойчивого кодирования, использующее многопозиционное кодирование двоичной информации, содержащее регистр исходного кода и генераторы элементарных посылок.
Цель изобретения — повышение дос говерности передачи.
Это достигается тем, что в предлагаемом устройстве каждая пара соседних триггеров регистра исходного кода соединена с .входом дешифратора, а выходы всех дешифраторов через схемы «И», управляемые распределителем, подключены к переключающим узлам, к вторым входам которых подключены соответствующие генераторы элементарных посылок, а объединенные выходы переключающих узлов являются выходом устройства.
На фиг. 1 приведена функциональная схема предлагаемого устройства; на фиг. 2 — временная диаграмма его работы.
Регистр 1 исходного кода состоит из статических триггеров 2„2е, ..., 2„. ь1исло триггеров и зависит от длины двоичного кода. Нагрузкой триггеров 2ь 2е, ..., 2„служат дешифраторы 3 (Зь Зе, ...,3„). Количество дешифраторов равно количеству триггеров ре2 гистра 1. Каждый дешифратор Зь 3 .. 3„ имеет четыре выхода d, с4, д3, и d4.
Выходы дешифраторов подключены к логическим схемам «И» 4. К вторым входам этих схем «И» подключены ячейки распределителя 5. Распределитель 5 имеет вход Ь для тактовых импульсов и содержит а ячеек 5ь
5е, ...,5„. Каждая ячейка 5, распределителя подключена сразу же к четырем логическим
lo схемам «И» i-го дешифратора 3, (где
1(i n).
Выходы всех дешифраторов через логические схемы «И» объединены и подключены к переключающим узлам 6. Импульсы преобраt5 зованного кода формируются с помощью генераторов 7 элементарных посылок. Для эгого используются четыре генератора, которые имеют напряжения U>, Уе, Уе u Uq.
Эти напряжения через переключающие
2ч узлы 6 подаются в линию 8. Кодовая комбинация строится следующим образом: единицы могут принимать положительные значения напряжений U, и U>, причем Уе> U,. Нули принимают отрицательные значения напря25 жений U3 и U4 (где I 04(> Уз ). По абсолютной величине (У,)=(Уе) и IU2I = IU4I
Значение U, присваивается единице в том случае, когда за ней следует опять единица.
Последней единице, следующей подряд в козо довой комбинации, т. е. единице, за которой
455501 следует нулевая посылка, присваивают значение U>. Точно так же присваиваются значения напряжений и нулевым посылкам. В кодовой комбинации нулевой посылке присваивают значение U.- в том случае, когда за ней следует опять нулевая, а нулевой посылке, за которой идет единица, присваивают значение напряжений U4 (фит. 2, а и б).
Устройство работает следующим образом.
Исходный код записывается в регистр 1.
Кодовые импульсы запоминаются триггерами 2ь 2,..., 2„. Дешифратор 3, подключен к выходам триггеров 2, и 2>, дешифратор 3 — к триггерам 2„- и 2з и т. д. Последний дешифратор 2„подключен к триггерам 2, и 2>.
На одном из четырех:выходов d, d2, d3 или d4,каждого дешифратора устанавливается напряжение. На каком из этих четыре выходов будет напряжение, зависит от состояния триггеров, к которым подключен данный дешифратор. Пс-ле записи кода в регистр 1 подают так.овые импульсы на вход b распределителя 5. После первого жс импульса из ячейки 5> распределите:.я 5 подается напряженис на четыре схемы «И», и которым подключены выходы перво.-с шифратора Зг
На выходе одной схемы .;И» появляе. ся напряжение, которое управляет одним из четырех переключающих узлов 6. Последний выдает в линию 8 напряжение от соотвстсзвующего генератора 7. Пос че n :,po; o вого импульса на входе b распределителя 5 напряжение с выхода ячейки 5> снимается и
4 появляется на выходе ячейки 5>. Это напряжение приложено к четырем схемам «И», к которым подключены выходы второго дешифратора 32.
На выходе одной из этих четырех схем
«И» появляется напряжение. Оно приложено также к одному из четырех переключающих узлов 6. С помощью этого узла в линию 8 подается напряжение от соответствующего о генератора 7 и т. д. до тех пор, пока не будет передан в линию весь код. На фиг. 2, а показан обычный двоичный код, который записывается в регистр 1, а на фиг. 2, б — двоичный код с четырьмя уровнями, который полу15 чается в линии 8.
Предмет изобретения рр Устройство помехоустойчивого кодирования, использующее многопозиционное кодирование двоичной информации, содержащее регистр исходного кода и генераторы элементарных посылок, от,гичающееся тем, что, с целью повышения достоверности передачи, каждая пара соседних триггеров регистра исходного кода соединена с входом дешифратора, а выходы всех дешифраторов через схемы «И», управляемые распределителем, подкл:о.епы к переключающим узлам, к вторым входам которых подключены соответствующие генераторы элементарных посылок, а объединенные выходы переключающих узлов являются выходом устройства..45550) Редактор Е. Караулова
Заказ 2072 Изд. № 1073 Тираж 678 Подписное
ЦИИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий
Москва, OK-35, Раушская наб., д. 4/5
МОТ, Загорский филиал /2
О! а )1 f !0!Î О l((p> !! !
1! ! I !
I l
Фиг. 2
Составитель Н. Герасимова
Техред T. Курилко Корректор H. Учакина