Устройство для суммирования
Иллюстрации
Показать всеРеферат
р 458825
ОП Ц„Е
И 3 О Б Р Е Т ЕЙМ Я
Союз Советских
Социалистических
Республик
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (61) Зависимое от авт. свидетельства (22) Заявлено 21.08.72 (21) 1822661/18-24 с присоединением заявки № (32) Приоритет
Опубликовано 30.01.75. Бюллетень № 4
Дата опубликования описания 10.03.75 (51) М. Кл. G 061 7/385
Государственный комитет
Совета Министров СССР по делам изобретений и открытий (53) УДК 681.325.55 (088.8) (72) Автор изобретения
А. А. Сычев (71) Заявитель (54) УСТРОЙСТВО ДЛЯ СУММИРОВАНИЯ
Изобретение относится к технике дискретной обработки сигналов и может быть использовано для суммирования сигналов, разнесенных во времени.
Известны устройства для суммирования, содержащие блок управления, запоминающий и решающий блоки.
Однако известные устройства сложны и имеют низкую .надежность работы.
В предлагаемое устройство для суммирования введен второй запоминающий блок, первый и второй входы которого соединены соответственно с выходом и дополнительным выходом блока управления, третий вход — с вторым входом устройства, а выход — с первым входом третьего запоминающего блока, второй вход которого подключен к дополнительному выходу блока управления, третий вход — к выходу решающего блока, а выход — к первому входу коммутатора, второй вход которого соединен с дополнительным выходом блока управления, первый выход — с вторым входом решающего блока, а второй выход — с выходом устройства.
Это позволяет упростить устройство и повысить его,надежность.
На чертеже, приведена блок-схема устройства.
Оно содержит первый запоминающий блок
1, предназначенный для запоминания и сигналов, второй запоминающий блок 2, служащий для хранения и значений относительных задержек суммируемых сигналов, третий запоминающий блок 3 с выходным коммутатором 4, необходимый для запоминания m частичных сумм, представляющих собой промежуточные результаты при суммировании сигналов по мере их прихода, решающий блок 5 и блок управления 6. Первый выход блока
10 управления 6 соединен с первыми (адресными) входами запоминающих блоков 1 и 2, а дополнительный выход блока управления с вторыми входами блоков 2, 3 и с коммутатором 4.
15 Второй вход блока 1 и третий вход блока
2 соединены соответственно с первым и .вторым входами устройства. Выход блока 1 связан с первым входом решающего блока 5, выход блока 2 — с первым входом блока 3, а
20 выход блока 3 — с первым входом коммутатора 4, первый выход которого соединен с вторым входом, решающего блока 5, а второй выход — с выходом устройства. Выход решающего блока 5 подключен к третьему входу
25 бло,ка 3.
Работает устройство следующим образом.
Принятые сигналы не выравниваются, как в известных устройствах, а сразу по мере их приема прибавляются к частичной сумме сиг30 налов, соответствующих одному и тому же
458825
Предмет изобретения
Составитель Н. Милославская
Техред А. Камышникова Корректор О. Тюрина
Редактор И. Орлова
Заказ 445/7 Изд. № 1044 Тираж 679 Подписное
ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий
Москва, Ж-35, Раушская наб., д. 4/5
Типография, пр. Сапунова, 2 символу и принятых ранее, причем частичные суммы хранятся в блоке 3 по переменным адресам, равным значениям относительных задержек суммируемых в этот момент сигналов.
С первого входа устройства сигналы поступают на блок 1. При этом задержки сигналов относительно первого из суммируемых сигналов выражаются целыми числами О, 1, 2, ..., m — 1. Эти числа аналогично принятым сигналам записываются через второй вход устройства в блок 2 из внешнего устройства, определяющего эти задержки. После этого по mrналу с выхода блока управления 6, соединенного с входами подготовки блоков 2 и 3, в этих запоминающих устройствах осуществляется переадресация частичных сумм таким образом, чтобы новый адрес был бы больше старого на единицу (например, сдвигая информацию в блоке 3 в соседние ячейки с большим адресом). Одновременно из блока 3 через коммутатор 4 на выход устройства выдается полная сумма сигналов, соответствующих одному и тому же символу, первый из которых был принят,на т посылок раньше.
После этого блок управления опрашивает по очереди все ячейки блоков 1 и 2. В результате на решающий блок 5 подаются принятые сигналы с выхода блока 1 и через коммутатор
4 из блока 3 те частичные суммы, с,которыми эти принятые сигналы должны суммироваться. Прокорректировавные частичные суммы снова записываются по старым адресам, после чего весь цикл повторяется.
5 стройство для суммирования, содержащее блок управления, выход которого соединен с первым входом запоминающего блока, второй вход которого соединен с первым входом устройства, а выход — с входом решающего блока, отличающееся тем, что, с целью повышения надежности и упрощения устройства, в,него введен второй запоминающий блок, первый и второй входы которого соединены соответственно с выходом и дополнительным выходом блока управления, третий вход — с вторым входом устройства, а вы20 ход — с первым входом третьего запоминающего блока, второй вход которого подключен к дополнительному выходу блока управления, третий вход — к выходу решающего блока, а выход — к первому входу коммута25 тора, второй вход которого соединен с допол,нительным выходом блока управления, первый выход — с вторым входом решающего блока, а второй выход — с выходом устройства.