Постоянное запоминающее устройство

Иллюстрации

Показать все

Реферат

 

Всесоюяня 1 йатеитио .. «оси я гь

ИЗОБРЕТЕН Ия

460580

Союз Соаетских

Социалистических

Респубпик

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (61) Дополнительное к авт. свид-ву— (22) Заявлено 18.10,73 (21) 1964127/18-24 (51) М. Кл. б 1lc 17/00 с присоедипснисм заявки ¹â€”

Государственный комитет

Совета Министров СССР оо делам изобретений и откоытий (23) Приоритет—

Опубликовано 15.02.75. Бюллетень № 6

Дата опубликования описания 07.08.75. (53) УДК 681.327.66 (088.8) (72) Авторы изобрстепия

Д. С. Тростянецкий и Л. М. Селигей

Киевский ордена Трудового Красного Знамени завод электронных вычислительных и управляющих машин (71) Заявитель (54) ПОСТОЯHНОЕ ЗЛПОМИНЛ1ОЩЕЕ УСТРОЙСТВО

Изобретение относится к области запоминающих устройств.

Известно постоянное запоминающее устройство, содержащее дешифратор числовых линеек с q выходами, m шифраторов, каждый из которых содержит группу кодовых шин, одни концы которых подключены к соответствующим выходам информационных плат, входы которых через элементы связи соединены с выходами дешифратора числовых шиц.

Недостатком известного устройства является его сложность, вызванная большими аппаратурными затратами, и большая потребл я ем а я мощность.

Описываемое устройство отличается от известного тем, что оно содержит (q — 1) дополнительных групп кодовых шин в каждом шифраторе, одни концы которых подключены к соответствующим выходам информационных плат, другие концы всех групп кодовых шиц соединены со входами дополнительно введенных в устройство mq ключевых схем, выходы которых соединены с шиной нулевого потенциала, а управляющие входы— с соответствующими выходами дешифратора числовых линеек.

Зто позволяет упростить устройство и уменьшить потребляемую им мощность.

1-1а чертеже изображена схема постоянного запоминающего устройства т рансформаторного типа.

Устройство содержит дешифратор 1 числовых шин, дешифратор 2 числовых линеек с

q выходами, m шифраторов 3 и .информационных плат 4. Каждый шифратор 3 содержит

i7 — разрядных сердечников 5 (n — разряд1il ность хранимых в устройстве чисел), прошиlp тых основными б и (q — 1) дополнительными 7 группами кодовых шин 8, каждая пз и которых содержит (2 " — 1) шин (с целью чпрощения чертежа в каждом шифраторе показана только одна дополнительная группа 7 кодовых шин).

Одни концы кодовых шин 8 подключены к соответствующим выходам 9 информационных плат 4, входы 10 которых через элемен2О ты связи 11, например диоды, соединены c

tj выходами дешифратора 1 (v — информационная емкость устройства).

Другие концы шин 8 соединены со входами mq ключевых схем (ключей ) 12, выходы которых подключены к шине 13 нучевого потенциала, а управляющие входы 14 — к соответствующим выходам дешифратора 2.

Запись информации в устройство осущезо ствляется устаповкой перемычек 15 на ин460580

Составитель В. Рудаков

Техред T. Миронова 1(орректор И, Позняковская

Редактор В. Нанкина

Заказ 2762 Изд. № 1096 Тираж 648 Г!олипсиое

ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий

Москва, Ж-35, Раушская наб., д. 4/5

МОТ, Загорский филиал

3 фбрмацибнных платах 4. Изменение информации в устройстве осуществляется изменением положения перемычек 15 без каких-либо изменений в шифраторах 3.

Устройство работает следующим образом.

Для выбора одного из и чисел возбуждается по одному выходу дешифраторов 1 и

2. При этом открываются соответствующие ключи 12, подсоединяя к шине 13 нулевото потенциала группы кодовых шин 8 в шифраторах 3, Положительный импульс с выхода дешифратора 1 через диоды 11 поступает на соответствующие входы 10 информационных плат 4. На каждой информационной плате 4 этот сигнал появляется на q входах. Однако в шифраторе 3 ток опроса протекает только по одной кодовой шине 8, на один конец которой через диод 11 и,перемычку 15 подан положительный импульс, а другой конец которой подключен к открытому ключу 12.

Предмет изобретения

Постоянное запоминающее устройство, содержащее дешифрато|р числовых линеек с

q выходами, т шифраторов, каждый из ко5 торых содержит группу кодовых шин, одни концы которых подключены к соответствующим выходам информационных плат, входы которых через элементы связи соединены с выходами дешифратора числовых шин, отли10 чающееся тем, что, с целью упрощения устройства и уменьшения потребляемой им мощности, оно содержит (q — 1) дополнительных групп кодовых IllHH в каждом,шифраторе, одни концы которых подключены к соотl5 ветствующим выходам информационных плат, другие концы всех групп кодовых шин соединены со входами дополнительно введенных в усгройство mq ключевых схем, выходы которых соеди негны с шиной нулевого потенциа20 ла, а управляющие входы — с соответствующими выходами дешифратора числовых линеек,