Устройство для моделирования реверсивного счетчика импульсов
Иллюстрации
Показать всеРеферат
(1п 461424
ОП ИСА Е
ИЗОБРЕТЕНИЯ
Сооз Советских
Сарилиотжеских
Республик
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (61) Зависимое от авт. свидетельства (51) М. Кл. G 06Q 7/62 (22) Заявлено 23.07.73 (21) 1947888/18-24 с присоединением заявки № (32) Приоритет
Опубликовано 25 02.75. Бюллетень № 7
Дата опубликования описания 15.04.75
Государственный комитет
Совета Министров СССР (53) УДК 681.333 51 (088.8) по делам изобретений и открытий (72) Авторы изобретения В. В. Тихомиров, А. И. Ростомян, Б. Д. Стекунов, Ю. А. Каретников и Н. В. Дубровин (71) Заявитель (54) УСТРОЙСТВО ДЛЯ МОДЕЛИРОВАНИЯ
РЕВЕРСИВНОГО СЧЕТЧИКА ИМПУЛЬСОВ
Изобретение относится к области вычислительной техники и может быть использовано в электронном моделировании при расчетах и исследовании автокомпенсаторов переменного тока следящего уравновешивания с цифровым отсчетом, а также устройств частотного и время-импульсного преобразования.
Известны аналоговые схемы реверсивных счетчиков импульсов, выполненные на интеграторах.
Однако токи утечки конденсаторов, включенных в обратные цепи, снижают точность запоминания.
Цель изобретения — повышение точности работы устройства.
Это достигается тем, что устройство содержит два блока памяти на тиристорах, включенных встречно между источниками напряжений и соответствующими входами сумматоров; управляющие электроды тиристоров соединены с соответствующими ламелями шагового искателя блока управления.
На чертеже дана схема предлагаемого устройства для моделирования реверсивного счетчика импульсов.
Схема состоит из блока ключей 1, блока управления, выполненного на реле 2 и 3, электромагнитах 4 и 5 шаговых искателей, в цепь питания которых включены блок-контакты 6, 7 реле 2, 3. Щетки 8, 9 шаговых искателей подключены к источнику постоянного напряжения, а их ламели соответственно к управляющим электродам тиристоров блоков памяти, включенных встречно между источниками на6 пряжений 10, 11 и соответствующими входами сумматоров 12, 13, выходы которых соединены со входами выходного блока 14.
Предлагаемое устройство работает следующим образом.
10 При поступлении импульса положительной полярности в блок ключей 1 один из ключей срабатывает и замыкает цепь питания реле
2; при поступлении импульса отрицательной полярности срабатывает реле 3. При этом в
15 первом случае замыкаются блок-контакты 6, а во втором — блок-контакты 7.
Рассмотрим работу предлагаемого устройства при замкнутой цепи питания электромагнита 4 шагового искателя. В этом случае щет20 ка 8 шагового искателя, которая подключена к источнику положительного постоянного напряжения 10, замыкает соответствующую ламель и подключает к управляющему электроду тиристора блока памяти положительное на25 пряжение. При этом тиристор открывается и напряжение +U,<, поданное на его анод, поступает через сумматор 12 на вход выходного блока 14. При подаче очередного положительного импульса щетка 8 шагового искателя за30 мыкает очередную ламель, положительное на461424
Составитель Ю. Каретников
Техред Е. Борисова Корректоры; Е, Давыдкина и В. Дод
Редактор О. Стенина
Заказ 844/14 Изд. № 419 Тираж 679 Подписное
ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий
Москва, 7К-35, Раушская наб., д. 4 5
Типографии, пр. Сапунова, 2 пряжение, поступающее на управляющий электрод второго тиристора, открывает его и на второй вход сумматора 12 поступает напряжение +U Таким образом, на входе выходного блока присутствует напряжение, равное 2U, и т. д, Аналогично работает другой блок памяти, но на входы сумматора 13 поступает напряжение, равное — U„„, от источника напряжения 11.
Предмет изобретения
Устройство для моделирования реверсивного счетчика импульсов, содержащее источники напряжений, блок ключей, к выходу которого подключен блок управления с шаговым искателем, и выходной блок, к двум входам которого присоединены сумматоры, о т л и ч а ющ е е с я тем, что, с целью повышения точности работы устройства, оно содержит два блока памяти на тиристорах, включенных встречно между источниками напряжений и соответствующими входами сумматоров, управляющие электроды тиристоров соединены с соответствующими ламелями шаговых искателей блока управления.