Устройство компенсации помех

Иллюстрации

Показать все

Реферат

 

0 1 46228 8 описАнив

ИЗОБРЕТЕНИЯ

Сеюв Сеевтскик

Сециалистичвскик

Республик

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (61) Зависимое от авт. свидетельства (22) Заявлено 20.02.73 (21) 1884561/26-9 с присоединением заявки № (32) Приоритет

Опубликовано 28.02.75. Бюллетень № 8

Дата опубликования описания 20.06.75 (51) М, Кл. Н 04Ь 1/10

G 01s 7/36

Государствеииый квнитет

Севетв Мииистрев СССР ие делам иасбрвтвиий

N открытий (53) УДК 621.391.826 (088.8) (72) Авторы изобретения

Н. И. Смирнов и Н. Н. Заличев (71) Заявитель

Московский ордена Трудового Красного Знамени электротехнический институт связи (54) УСТРОЙСТВО КОМПЕНСАЦИИ ПОМЕХ

Изобретение относится к радиотехнике и может быть использовано при корреляционном приеме сигнала.

Известны устройства компенсации помех с дополнительным каналом приема помех, использующие принцип корреляционной обратной связи, содержащие перемножитель и компенсатор помех.

Недостатком известного устройства является невозможность подавления как направленных помех, так и пассивных, включая шумы входных каскадов приемника.

Цель изобретения — обеспечение возможности подавления как направленных, так и пассивных помех, включая шумы входных каскадов приемника.

Для этого в устройство дополнительно введены каскадно соединенные перемножитель сжатия и заградительный фильтр, выход которого соединен с первым входом управляемого элемента, оба входа пер емножителей сжатия и коррелятора объединены и подключены соответственно к выходам источников сигнал-помеха и опорного сигнала, а выход перемножителя коррелятора подключен к второму входу сумматора, с выходом которого соединен вход интегратора.

На чертеже изображена блок-схема предлагаемого устройства компенсации помех.

Устройство состоит из перемножителя 1 коррелятора, перемножителя 2 сжатия сигнала, сумматора 3, заградительного фильтра 4, управляемого элемента 5, устройства 6 вычис5 ления корреляционного момента, интегратора

7 коррелятора и решающего устройства 8.

Смесь сигнала и помехи поступает на входы перемножителей 1 и 2. На вторые входы этих перемножителей подается опорный сигнал U,.

10 На вход сумматора поступает смесь сигнала и помехи, умноженная на U„a также сигнал с управляемого элемента 5. Компенсация помехи производится после перемножителя приемника, вследствие чего на второй вход уп15 равляемого элемента 5 должна подаваться не помеха, а произведение сигнала и помехи.

Для этого смесь сигнал-помеха подается на перемножитель 2, на котором происходит сжатие сигнала по спектру. Затем сжатый по

20 спектру сигнал подавляется на заградительном фильтре 4. В состав сигнала помехи входят теперь кроме самой помехи также пассивные помехи и шумы входных каскадов приемника.

Предмет изобретения

Устройство компенсации помех при кор30 реляционном приеме сигналов, состоящее из

462288

Составитель Р. Дубовая

Техред А. Камышникова Корректор А. Степанова

Редактор А. Купрякова

Заказ 1397!2 Изд. № 1305 . Тираж 740 Подписное

ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий

Москва, 5К-35, Раушская наб. д. 4/5

Типография, пр. Сапунова, 2 последовательно соединенных интегратора и решающего устройства, а также перемножителя коррелятора, сумматора, .управляемого элемента и устройства вычисления корреляционного момента, причем первый вход этого блока соединен с выходом сумматора, а второй вход и выход соответственно — с первым и вторым входами управляемого элемента, выход которого подключен к первому входу сумматора, отличающееся тем, что, с целью обеспечения возможности подавления как направленных, так и пассивных по4 мех, включая шумы входных каскадов приемника, в него дополнительно введены каскадно соединенные перемножитель сжатия и заградительный фильтр, выход которого соеди5 нен с первым входом упомянутого управляемого элемента, оба входа перемножителей сжатия и коррелятора объединены и подключены соответственно к выходам источников сигнал-помеха и опорного сигнала, а вы.

10 ход перемножителя коррелятора подключен к второму входу сумматора, с выходом которого соединен вход интегратора.