Импульсная система передачи синхронных двоичных сигналов

Иллюстрации

Показать все

Реферат

 

1 (<

<п 4622 90

О ll И С А H И Е

ИЗОБРЕТЕНИЯ

Союз Соеетскик

Социалистических

Республик

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (61) Зависимое от авт. свидетельства (22) Заявлено 16.05.72 (21) 1784173/26-9 с присоединением заявки № (51) М. Кл. Н 04b 3/00 (32) Приоритет

Государственный комитет

Совета Министров СССР по делам изобретений и открытий

Опубликовано 28.02.75. Бюллетень № 8

Дата опубликования описания 18.06.75 (53) УДК 621.391.31 (088.8) (72) Авторы изобретения

Л. А. Черкасов, И, С. Усов и В. Н. Сараев (71) Заявитель (54) ИМПУЛЬСНАЯ СИСТЕМА ПЕРЕДАЧИ

СИНХРОННЫХ ДВОИЧНЫХ СИГНАЛОВ

Изобретение относится к системам передачи синхронных двоичных сигналов по проводным линиям связи, в частности для передачи таких сигналов по физическим цепям кабелей

ГТС.

Известны импульсные системы для передачи синхронных двоичных сигналов (СДС) по физическим цепям кабелей ГТС, содержащие, в частности, источник колебаний тактовой частоты, преобразователь СДС и выходной трансформатор на передаче, а также входной блок, пороговый блок, блок выделения фронтов двоичных посылок и выходную схему «И» на приеме. В этих системах осуществляется преобразование исходной двоичной последовательности в биполярный (квазитроичный) сигнал, используемый для передачи по физическим цепям. Преобразователь СДС выдает в линию через трансформатор трехуровневую последовательность, в которой

«нули» СДС передаются «нулями», а «единицы» СДС вЂ” чередующимися импульсами положительной и отрицательной полярности.

Такие системы имеют существенный недостаток — при большой паузе (все «нули») в

СДС отсутствует смена состояний передаваемого сигнала, в результате чего на приеме в схему выделения тактовой частоты не поступает информация. Поэтому на выходе этой системы возрастают фазовые флюктуации, которые могут привести к ошибочному приему двоичных символов. Кроме того, в приемнике известных систем, использующих квазитроич5 ный сигнал, необходимы корректор амплитудно-частотной характеристики линии и схема автоматической регулировки уровня (АРУ).

Цель изобретения — повышение вероятности правильного приема и упрощение одно10 временно приемника.

Для этого между преобразователем СДС и выходным трансформатором включены соединенные последовательно две логические схемы «И — HE» и инвертор. Один вход первого

I5 элемента «И вЂ” НЕ» соединен с выходом источника колебаний тактовой частоты, а вторые входы схем «И вЂ” HE» подключены к соответствующим выходам преобразователя

СДС, при этом первичная обмотка выходного

20 трансформатора включена между выходами второй схемы «И — НЕ» и инвертора. В приемной части входной блок подключен ко второму входу выходной схемы «И» через последовательно соединенные пороговый блок и до25 полнительно введенный блок выделения тактовой частоты. Выход порогового блока соединен также со входом блока выделения фронтов двоичной посылки.

На фиг. 1 представлена блок-схема предла30 гаемой импульсной системы; на фиг. 2 — вре462290 менные диаграммы, поясняющие работу системы.

Предлагаемая импульсная система состоит из передающей части, содержащей источник колебаний тактовой частоты 1, преобразователь синхронных двоичных сигналов 2, который соединен с источником 1 и преобразует

СДС в биполярный (квазитроичный) сигнал, а также выходной трансформатор 3 и включенные между преобразователем СДС и выходным трансформатором две последовательно соединенные логические схемы 4 и 5 «И—

НЕ» и инвертор 6.

Через линию связи 7 выходной трансформатор подключен к приемной части, содержащей входной блок 8, пороговое устройство 9, блок выделения фронтов двоичной посылки

10, блок 11 выделения тактовой частоты и выходную схему «И» 12.

Система работает следующим образом.

Поступающий на вход преобразователя

СДС двоичный сигнал (см. фиг. 2,а) с помощью последовательности тактовой частоты (см. фиг. 2,б) преобразуется в две последовательности (см. фиг. 2, в, г) на выходах преобразователя. Сигнал с одного из выходов (см. фиг. 2,r) поступает на вход логической схемы 4 «И — НЕ», на второй вход которой поступают колебания тактовой частоты. Сигнал с выхода логической схемы (см. фиг. 2,д) поступает на вход второй схемы «И — HE», а другой вход этой схемы подключен ко второму выходу преобразователя СДС. Выход второй логической схемы «И — HE» (см. фиг.2, е) подключен к одному из входов выходного трансформатора, а ко второму входу трансформатора сигнал поступает через инвгртор

6 (см. фиг. 2,ж).

Таким образом, в линию поступает биполярный сигнал (см. фиг. 2,з) без постоянной составляющей и имеющий «активную паузу».

На приеме после входного блока 8 и порогового устройства 9 сигнал из биполярной формы преобразуется в однополярную (см. фиг. 2, и). Блок выделения фронтов двоичной посылки выделяет короткие импульсы, соответствующие положительным фронтам сигнала (см. фиг. 2,к), а блок 11 создает последовательность тактовой частоты (см. фиг. 2,л).

5 Выделенная тактовая частота и импульсы, соответствующие фронтам посылок, подаются на входы выходной схемы «И». С выхода схемы «И» получаем сигнал, соответствующий инверсному передаваемому, в виде коротких имl0 пульсов (см. фиг. 2,м), которые при необходимости легко могут быть преобразованы в исходный сигнал полной длительности.

Предмет изобретения

Импульсная система передачи синхронных двоичных сигналов, содержащая передающую часть, включающую в себя источник колебаний тактовой частоты, соединенный с преоб20 разователем синхронных двоичных сигналов (ПСДС) и выходной трансформатор, подключенный через линию связи к приемной части, содержащей входной блок, пороговый блок, блок выделения фронтов двоичной посылки, 25 выход которого соединен с одним из входов выходной схемы «И», о тл и ч а ю щ а я ся тем, что, с целью повышения вероятности правильного приема при одновременном упрощении приемника, в передающую часть дополЗ0 нительно введены последовательно соединенные две логические схемы «И — НЕ» и инвертор, причем один вход первого элемента «И—

IE» соединен с выходом источника колебаний тактовой частоты, а вторые входы схем

З5 «И — HE» подключены к соответствующим выходам ПСДС, при этом первичная обмотка выходного трансформатора включена между выходами второй схемы «И — НЕ» и инвертора, а в приемной части входной блок через

40 последовательно соединенные пороговый блок и дополнительно введенный блок выделения тактовой частоты подключен к другому входу схемы «И», причем выход порогового блока соединен также со входом блока выделе45 ния фронтов двоичной посылки.

462290 с г, 1

Фиг 2

Составитель В. Сараев

Техред А. Камышннкова

Редактор Н. Коляда

Корректор А. Степанова

Типография, пр. Сапунова. о

Заказ 1397/3 Изд. № 1305 Тираж 740 Подписное

ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий

Москва, 5К-35, Раушская наб., д. 4/5