Устройство деления времени циклов на дробное число интервалов
Иллюстрации
Показать всеРеферат
<п1 46323
ОПИСАНИЕ
ИЗОБРЕТЕН ИЯ
Союз Советских
Социалистических
Республик
K АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (eii (61) Зависимое от авт. свидетельства! (22) Заявлено 11.06.73 (21) 1926967/26-9 с присоединением заявки ¹ (51) М. Кл. H 03k 23/02 (32) Приоритет
Опубликовано 05.03.75. Бюллетень ¹ 9
Комитет по делам изобретений и отнрытий при Спеете Миниотрое
СССР (53) УДК 621.374(088.8) Дата опубликования описания 14.05.75 (72) Авторы изобретения
Д. И, Курели и В. Н. Филимонов (71) Заявитель (54) УСТРОЙСТВО ДЕЛЕН ИЯ ВРЕМЕН И ЦИ КЛА НА ДРОБНОЕ
ЧИСЛО ИНТЕРВАЛОВ
Изобретение относится к вычислительной технике и системе передачи данных, может быть использовано в электронных цифровых вычислительных машинах, электронных приемно-передающих устройствах, в частности для цикловых распределителей, делящих цикл на дробное число интервалов с кратностью 0,5.
Известны устройства деления времени цикла на дробное число интервалов с кратностью
0,5, содержащие регистр сдвига, триггер циклов, входы которого соединены с выходами пускового устройства и источника входной частоты.
В известной схеме вход циклового триггера, не управляется, что влечет за собой большое количество логических элементов схемы, а следовательно большие потребляемую мощность и габариты.
Цель изобретения — повышение эффективности и уменьшение потребляемой мощности— достигается благодаря введению в схему устройства управляющего триггера, вход которого подключен к выходу ячейки соответствующего разряда регистра сдвига, выходы управляющего триггера и триггера циклов подключены ко входам двух дополнительно введенных схем «И», а выходы схем «И» соединены ci) входом регистра сдвига.
На фиг. 1 приведена блок-схема устройства; на фиг. 2 — временная диаграмма его работы.
Устройство деления времени цикла на дробное число интервалов с кратностью 0,5 со5 держит управляющий триггер 1, схемы «И»
2, цпкловой триггер 3, регистр сдвига 4, пусковое устройство 5, источник входной частоты 6.
Выходы а и б управляющего триггера 1 соединены со входами а и б схем «И» 2, вы10 ходы которых объединены. Вторые входы схем
«И» соединены с выходами а и б циклового триггера 3. Общий выход схем «11» соединен со счетными входами триггеров регистра сдви га 4.
15 Для получения заданного деления ц1кла на
m-,— 0,5 интервалов, где m — любое целое чис;Io, регистр сдвига должен состоять из т+1 триггера. Управляющие входы циклового триггера 3 подсоединены к пусковому устройству
20 5, а счетный вход связан с источником входной пастоты 6. Счетный вход триггера 1 может быть соединен с выходом любого триггера регистра сдвига. На фиг. 1 показано соединение, например, с триггером m.
25 Работает устройство следующим образом.
При запуске схемы от пускового устройства
5 на цикловой триггер 3 поступает сигнал разрешения счета, и с первым же . мпульсом от источника входной частоты G на входы схем
30 «И» 2 поступает импульс с триггера 3. На второй вход одной из схем «И» в зависимости от положения управляющего триггера 1 (например 3 а) поступает управляющий потенциал, который при совпадении с импульсом триггера
3 выдаст через схему 3 а разрешающий потенциал на счетные входы всех триггеров регистра сдвига единицы 4.
Тем самым на вь1ходс 4 а триггера регистра сдвига единицы 4 появляется потенциал. С приходом на триггер 3 второго импульса входной частоты ои псрсбрасывастся и другое 1юложепне. При эгом со схем «П» 2 иа c»å1»ь;е входы триггеров регистра сдвига 4 прекращается 11одача разрешающего потенциала.
С приходом третьего импульса входнои 1астоты на счетных входах триггеров регистра сдвига 4 вновь появляется разрешающий исрспад, а с выхода 4 а триггера регистра сд)и1га 4 снимается потенциал, длительность которого таким образом равна двум псрпо.(ам входной частоты. Б момент пропадания потенциала на выходе триггера 1 потенциал )оявляется на выхо 1е трш гера 4 б регистра сдвига единиц 4.
Длительность этого потенциала при дальнейшей работе распределителя также равна двум периодам вхо,тной частоты и т. д.
С приходом 2 т — 1-вого импульса входной частоты на выходе m триггера, аналогично описанному выше, появляется потенциал, длительность которого равна двум периодам входной частоты, т. е. определяется приходом
2 т+1-го импульса.
С приходом этого импульса в выхода т-ного триггера регистра сдвига единиц 4 на триггер
1 подается иерсключающ ш 1»11ульс, а зиа1ит сним ветс» разрешающий потенциал со с 1сгиых входов триггеров регистра сдвига 4 В дальнейшем разрешающий потенциал выдается схемой 3 б, которая работает на совпаде5 иии четны: импульсов 2 m, 2 пг —;2 и т. д. входной частоты с разрешающим потенциалом триггера 1. Работа от схемы 3 б продолжается в течение времени полного цикла, т. с. до прихода на триггер 1 следующего импульс 1 от
I0 п-ного триггера. Таким образом, длительность
11оте1)циала на выходе m--1-виго трип сра равIf1, l3 от;lи п1с от llj)päû;lущих триггс;)<)!3, сдно1у периоду входной частоты, т. с. времени между импульсами 2 т -1 и 11миульсом
15 2 m-1-2.
В результате продолжительность и:;кла делится на и+0,5 интервалов.
Предмет изобретени»
Устройство деления времени цикла на дробное число интервалов с кратностью 0,5, содержащее регистр сдвига, триггер циклов, выходы
25 которого соединены с выходами пускового устройства и источника входной частоты, о тличающеес» тем, что, с целью повышения эффективности и уменьшения потребляемой мощности, в него введен управляющий
30 триггер, вход которого подключен к выходу
31чейки соответствующего разряда регистра сдвига, а выходы управляющего триггера и триггера циклов подключень1 ко входам вух дополнительно введенных схем «И», а выходы
35 схем «И» соединены со входами регистра сдвига.
463234
Входная uacmoma
Тр За т„ы
Тр1а т г
Выход5(а.о")
Выход 4а
Выход 4р
Выход m
В,1. ход т+
Составитель В. Назарова
Техред М. Семенов
1;оррскrop Е. Мокова
Редактор Б. Федотов
Типография, пр. Сапунова, 2
Заказ 1116i14 1 1зд P, î 5/0 Тираж 90о H o r l l I i c I l o t
ЦИИИПИ Государственного комитета Совета Мшпштров СССР по делам изобретенш1 и открытий
Москва, )К-35, Раушская í".6., д. 4, 5