Цифровой анализатор случайных процессов
Иллюстрации
Показать всеРеферат
ОП ИС АИ-И Е
ИЗОБРЕТЕН ИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
"" 463979
Союз Советских
Социалистических
Республик (61) Дополнительное к авт. овид-ву— (22) Заявлено 26.03,73 (21) 1897848/18-24 с присоединением заявки №вЂ” (51) М.Кл. 6 06f 15,, 36
Государственный комитет
Совета Министров СССР по делам изобретений и открытий (23) Приоритет—
Опубликовано 15.03.75.
Бюллетень № 10 (53) УДК 681.3:519.2 (088.8) Дата опубликования описания 14.10.75 (72) Авторы изобретения
А. А. Осьминин, А. Д. Горбоконенко, И, Б. Петяшин, Г. Ф, Афанасьев и А. С. Лушников
Ульяновский политехнический институт (71) Заявитель (54) ЦИФРОВОЙ АНАЛИЗАТОР СЛУЧАЙНЫХ ПРОЦЕССОВ
Изобретение относится к специализированным устройствам вычислительной техники и может быть использовано для аппаратурного определения характеристик случайных процессов в системах автоматики, радиолокации, техники связи и т. п.
Известен цифровой анализатор случайных процессов, содержащий первый суммирующий счетчик, временной селектор, первый дешифратор, блок входной информации, выход которого через первый элемент задержки, блок пересчета, второй суммирующий счетчик и второй дешифратор подключен к потенциальным входам блока элементов «И», импульсные входы которого соединены с выходом второго элемента задержки, вход которого соединен с первым выходом блока синхронизации, вход которого соединен с выходом блока входной информации. Выходы блока элементов «И» подключены ко входам канальных счетчиков.
В этом случае наиболее существенным недостатком известных устройств является то, что для определения уровня анализа или но мера дифференциального коридора по числу импульсов в очередной серии импульсов, частота следования импульсов в серии (частота заполнения) должна быть фиксированной и известной.
Целью изобретения является создание уст2 ройства, позволяющего анализировать случайные процессы, представленные число-импульсным кодом, т. е. расширение функциональных возмож ностей анализатора.
Для этого в цифровом анализаторе случайных процессов содержится блок формировапия эталонного интервала времени, который своим выходом подключен и первому входу временного селектора, второй вход которого
)p соединен с выходом блока входной информации, а выход через первый суммирующий счетчик и первый дешифратор соединен с соответствующими входами блока пересчета
7 входы «сброс» первого и второго суммирующих счетчиков подключены к выходу блока синхронизации.
Сущность изобретения поясняется чертежом.
На чертеже приведена блок-схема цифрового анализатора случайных процессов.
В его состав входят блок входной информации 1, представляющий собой блок входных усилителей-формирователей, первый 2 и второй 3 элементы задержки, временной селектор 4, блок 5 формирования эталонного интервала времени, первый 6 и второй 7 суммирующие счетчики, первый 8 и второй 9 дешифраторы, блок пересчета 10 с дискретнозо регулируемым коэффициентом пересчета, блок
463979
11 синхронизации, блок элементов «И» 12 и канальные счетчики 13.
Устройство работает следующим образом.
Число-импульсный код реализации исследуемого случайного процесса в виде серий импульсов в общем случае с неизвестной частотой заполнения через блок входной информации 1 подают на первый элемент задержки 2, временной селектор 4 и блок 11 синхронизации, с помощью которого из каждой серии импульсов выделяют первый и последний импульсы, т. е. определяют начало и конец выборки, Импульсом начала выборки с блока 11 синхронизации устанавливают в ноль счетчики 6 и 7 и запускают блок 5 формирования эталонного интервала времени. Блоком 5 вырабатывают импульс длительностью, равной ширине временного дифференциального коридора, на время которого открывают временной селектор 4. При этом через временной селектор из очередной серии на первый суммирующий счетчик 6 проходят импульсы, количество которых зависит от ширины временного, а следовательно, и амплитудного дифференциальных коридоров. К кодовым выходам счетчика 6 подключен дешифратор 8, управляющими потенциалами на выходных шинах которого в блоке пересчета 10 уста|навливают коэффициент пересчета, равный количеству импуль сов, поступающих на первый суммирующий счетчик 6. После этого серию импульсов, задержанную первым элементом задержки 2 па время срабатывания блоков
11 и 5, селектора 4, счетчика 6 и дешифратора 8, подают на блок пересчета 10, где производят деление частоты заполнения импульсов серии па коэффициент пересчета. В результате этого на второй суммирующий с teT÷Hê 7 подают импульсы, количество которых однозначно определяет уровень анализа или номер дифференциального коридора.
Таким образом, если на вход анализатора поступают серии импульсов, несущие информацию об одной и той же амплитуде исследуемого случайного процесса, но количество импульсов в серии различно в зависимости от частоты заполнения, то с блока пересчета 10
4 на вход второго суммирующего счетчика 7 всегда поступает одно и то же количество импульсов, однозначно определяющее амплитуду исследуемого процесса, а следовательно, и уровень анализа или номер дифференциального коридора.
К кодовым выходам счетчика 7 подключается дешифратор 9, управляющими потенциалами на выходных шинах которого открывает1р ся тот или иной импульсно-потенциальный элемент «И» 12, и импульс конца выборки с блока 11 синхронизации через второй элемент задержки 3 проходит на соответспвующий канальный счетчик 13.
При поступлении на вход анализатора следующей серии импульсов рассмотренный цикл повтор я ется.
20 Предмет изобретения
Цифровой анализатор случайных процессов, содержащий первый суммирующий счетчик, временной селектор, первый дешифратор, 2- блок входной информации, выход которого через первый элемент задержки, блок пересчета, второй суммирующий счетчик и второй дешифратор подключен к потенциальным входам блока элементов «И», импульсные входы которого соединены с выходом второго элемента задержки, вход которого соединен с первым выходом блока синхронизации, вход которого соединен с выходом блока входной информации, и выходы блока элементов «И»
35 подключены ко входам канальных счетчиков отличающийся тем, что, с целью расширения функциональных возможностей анализатора, он содержит блок формирования эталонного интервала времени, выход которого подклю4О чен к первому входу временного селектора, второй вход которого соединен с выходом блока входной информации, а выход через первый суммирующий счетчик и первый дешифратор соединен с соответствующими входами блока
45 пересчета, входы «сброс» первого и второго суммирующих счетчиков подключены к выходу блока синхронизации.
463979
Составитель Э. Сегина
Техред Т. Миронова
Редактор Е. Семанова
Корректор 3. Тарасова
МОТ, Загорский филиал
Заказ 4359 Изд. ¹ 1322 Тир а гн 679 Подписное
ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открь:тий
Москва, 5К-35, Раушская наб., д. 4/5