Цифровое фазозадающее устройство
Иллюстрации
Показать всеРеферат
СПИ
ИЗОБРЕТЕНИЯ
« > 46486I
Союз Советских
Социалистических
Республик
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (61) Дополнительное к а вт. свид-ву— (22) Заявлено 27.06.73 (21) 1941761/18-10 с присоединением заявки №вЂ” (32) Приоритет—
Опубликовано 25.03 75. Бюллетень ¹ 11
Дата опубликования описания 29.08.75 (51) М Кл, 601г 25/00
Тосударственный комитет
Совета Министров СССР вв делам изобретений и открытий (53) УДК 621.317.773 (088.8) (72) Авторы изобретения
H. М. Курочкина и В. В. Кравченко
Институт физики им. Л. В. Киренского (71) Заявитель (54) ЦИФРОВОЕ ФАЗОЗАДАЮЩЕЕ УСТРОЙСТВО
Изобретение относится к фазоизмерительной технике и предназначено для получения двух напряжений с точно заданным фазовым соотношением, не изменяющимся при измеHeнпи амплитуды одного из нпх.
Известны цифровые устройства для воспроизведения фазовых сдвигов, содержащие задающий генератор, выход которого связан с дешифратором, два выходных триггера с фильтрами, управляющий триггер и схемы совпадения, причем два первых входа двух первых схем совпадения соединены с первым .выходом дешифратора (для опорного канала), а первые входы двух последующих схем совпадения — с люоым из выходов дешифратора
15 через переключатель (для фазопеременного канала), вторые входы всех схем совпадения через линию зад.- ржки соединены с общим для всех схем совпадения,выходом задающего генератора, а третьи входы схем совпадения— с выходом управляющего триггера.
Прн изменении амплитуды одного из выходных напряжений с помощью выходного аттен|оатора фазовое соотношение не остается 2 по тониным пз-за наличия амплитудно-фазовой погрешности аттенюаторов.
Предлагаемое устройство снабжено дополнительным переключателем, ламели первой платы которого подсоединены к выходам деи шифратора с первого до — для и четного пли
< п — 1т — ) для п нечетного, первая ламель ВТорой платы соединена с первым выходом дсшифратора, а последуюшие — с выходам:. с и П+ 3 и-го до — +2 ) для и четного пли
/ для а нечетного, движки плат подсоединены на первые входы схем совпадения канала регул ировкп амплитуды, и с управляющим триггером, своим входом соединенным
П и--1
-- +1 -ным для и четного илп с — для
fl нечетного выхода ми дешифратора, а выходами — со вторыми входами схем совпадения канала регулировки амплитуды.
Это позволяет устранить фазовую погрешность при регулировке амплитуды на выходе одного из каналов.
На чертеже показана блок-схема описываемого устройства.
Устройство состоят из кварцевого генератора 1, пересчетной схемы 2, управляющего триггера 8 фазопеременного канала, линии задержки 4, дешифратора 5, схем совпадения
/> — 9, выходных триггеров 10 и 11, выходных фильтров 12 и 18, переключателя 14 для из464861 менения амплитуды, переключателя 15 для изменения фазы и управляющего триггера 16 канала регулировки амплитуды.
С выхода кварцевого генератора 1 сигнал поступает на вход пересчетной схемы 2, выходы которой связаны со входом дешифратора 5. Выходы дешифратора соединены с ламелямп переключателей 14 и 15, кроме того. выход первого разряда дешнфратора соединен с управляющим триггером 8, а выход (п — +1 разряда дешифратора для п четного и+1 или ) разряда для и нечетного сое2 ) диняется со входом управляющего триггера
l6, которьш синхронизируется сигналом с выхода триггера 8. Это обеспе-кивает устойчивую работу управляющих триггеров со сдв ;Т и. Т гом на — — - +1 для п четного или и —, 1
) для и нечетного.
Движок первой платы переключателя 14, ламели которой подсоединены к выходам деи шифратора с первого до — для п четного или
< и — 1
-- для п нечетного, соединен со входом схемы совпадения 6. Движок второй платы переключателя 14, первая ламель которой соединена с первым выходом дешифратора, а пои следующие — с выходами с п-го до — +2
2 и-1-3\ для и четного или для и нечетного, 2 ) 40 подсоединены ко входу схемы совладения 7.
На вторые входы схем совпа ен;:й b:и 7 подаются, импульсы с линии за
На входы схем совпадения 8 и 9 поступают сигналы с выходов управляющего триггера 8, с движка переключателя 15, положение которого соответствует некоторому состоянию пересчетной схемы, и сигнал с лин:и(задержки 4.
Предмет изобретения
Цифровое фазозадающее устройство, содержащее задающий генератор, пересчетчую схему, дешифратор, управляющий триггер, схемы совпадения, выходные триггеры, фн IbTры п переключатсль, отличающееся тем, что, с целью расширения функциональных возможностей, в частности регулировки амплитуды без фазовой погрешности, оно снабжено aополнительным переключателем, ламсли "ервой платы которого подсоединены " выходам и дешпфратора с первого до — для п четнэгс
2 (и — 1 или — ) для п нечетного, первая ламель
2 ) второй платы соединена с первым выхо ом дешифратора, а последующие — = выходами и и+3 с п-го до — +2 ) для п четного, или
2 )
2 для п нечетного, движки плат которого подсоединены на первые входы схем совпадения канала регулировки амплитуды, и с управляющим триггером, своим входом сосдинени n+-,1 1 ным с — +1 ) -ным для и четного пли с
2 ) " 2 ) для и нечетного выходамн дешифратора, а выходами — со вторыми входами схем созна дения канала регулировки амплчтуды.
464861
Составитель А. Старостина
Техред О. Гуменюк Корректор И. Симкииэ
Редактор Т. Фадеева
Тип. Харьк. фил. пред. «Патент»
Заказ 553/1094 Изд. № 615 Тираж 902 Подписное
ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий
Москва, 7К-35, Раушская наб., д. 4/5