Цифровой интегральный выделитель символов

Иллюстрации

Показать все

Реферат

 

Союз Советских

Социалистических

Республик

O П И С А Н И Е 146562З

ИЗОБРЕТЕН ИД

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (61) Зависимое от авт. свидстсльства— (22) Заявлено 22.12,72 (21) 1863725/26-9 (51) М. Кл, G 05b 11,!40

Ц 04! 7/02 с пр Icoexllllc»lleil заявки М—

Хосудврствеиив1й комитет

Совете й1ииистров СССР по делам изобретеиий и открытий (32) Hp»op!IT! T—

Опубликовано 30.03.75. Бюллетень ¹ 12 (53) УДК 621.394.66 (088.8) Дата опубликования описания 01.10.75 (72) Автор изобретения

Б. В. Та хтаров (71) Заявитель (54) ЦИФРОВОЙ ИНТЕГРАЛЬНЫЙ ВЫДЕЛИТЕЛЬ СИМВОЛОВ

Изобретение относится к системам передачи дискретных сообщений.

Известны цифровые интегральные выделители символов, содержащие последовательно соединенные узел временной дискриминации, счетчик-интегратор и решающий блок, входы управления которых объединены.

В известиых устройствах припимаемьш сигиал после преобразоваипя в импульсную последовательиость узлом време Illoi! д;1скретизации пака!пливается счетчиком-интегратором (с коэффициентом деления т). В конце ш1тегрироваиия в счетчике-иптеграторе будет зафикспро|ваио число I(. Если К)У/2, то выиосится решение, что принятый сигнал соответствует символу «едииица», если К(Ж/2, то— символу «иуль». Интервал интегрирования, равный длительности одного элементарного символа t, задается символьпым сии. роиизато!ром:в виде последовательности импульсов, поступающих иа вход управления устройства.

Основным недостатком известных устройств является снижение достоверности приема символов из-за колебания интервала и тегрироваиия, формируемого символьным сиихроииза- 25 тором благодаря наличию шумовой модуляции фазы грашщ посылок.

Целью изобретения является повышение достоверности региспрацпи символов при íà- 30 личин I!sile!le!Ill! дл!!тельности 1111тервала интегрирования.

Поставленная цель достигается введением в цифровой интегралы!ый выдслнтель символов между узлом време!!цой дискрет113BII1111 и счетчнком-интегратором узла пр 1нуднтсльиого пРекРащениЯ IIIITI I.PIIPOIl IIIII>1, втоРой вход коT0 р 0 l о под к л Iоч оп l к В 1>! х о д с т с1 1т 1!1е г о р я 3 1 1 яда счетчика- и!!те г!р а то р а.

На чертеже приведена структурная схема предлагаемого выдел! теля символоь.

OFI8 содержит узел временной дискретизации 1, узел принудительного прекращения иитегрирог,аиия 2, счетчик-интегратор 3 и решающий блок 4.

Работа цифрового интегрального выделителя символов происходит следующим об!разом.

Перед началом каждого измерения па вход управления счетчика-интегратора 3 поступает импульспьш сигнал границ интегрирования с выхода символьного сшгхроинзатора. Однопрсме1шо этим же сигналом производится считываиие решающим блоком 4 результата предыдущего измерения счетчика-интегратора З,и блокировка узла временной дискретизации 1.

После окоичапия сигнала границ интегрирования а счетный вход счетчика 3 через узел принудительного прекращения интегрирования 2 подается импульсная последовательность с выхода узла времепиой днскретиза465623

Э

) Ъ

«Ф»

Составитель Тахтаров

Техред М. Семенов

Корректор Л. Бракннна

Р«диктор О. Юркова

Подписное

Изд. № 1338 Тираж 869

ЦНИИПИ Государственного комитета Совета Министров ГССР по делам изобретений и открытии

Москва, Я(-35, Раушская наб., д, 4/5

Заказ 4256

Обл. тип. Костромского управления издате,пьств, полиграфии и киигкиой торговли ции 1, полученная,в результате преобразования входного информационного символа.

Счетчик 3 осуществляет подсчет (накопление) числа импульсов за время измерения, определяемого сигналами границ интегрирования.

Если в процессе измерения число поступивших импульсов не превосходит 1V/2, то к концу измерення,старший разряд счетчика 3 останется в исходном (нулевом) состоянии. Это свидетельствует о том, что принятая посылка соответствует значению «нуль».

Прием посылки «единица» характерен тем, что число им пульсов, поступающих на вход счетчика 3 равно или больше V/2. Для выделения этого сигнала достаточно зафиксировать момент записи в счетчик 3 числа, равного У/2, а затем прекратить процесс накопления. Для этой цели между узлом временной диск1ретизац11и-1. и счетчиком-интегратором 3 введен узел принудительного прекращения пптегрирова1гпя 2, второй:вход которого подключен к выходу старшего разряда счетчикапнтегратора 3. Это позволяет устранить случаи переполнения счетчика 3 п тем самым.повысить достоверность регистрации символо в.

Предмет изобретения

Цифровой интегральный выделптель спмво1О лов, состоящий пз последовательно соединенных узла временной дискретизации, счетчикапнтегратора и решающего блока, входы управления которых объединены, отличаюигийся тем, что, с целью повышения достоверностп, 15 между узлом временнои дискретизации и счетчиком-интегратором введен узел:прппудительпого прекращения интегрирования, второй вход которого подключен к выходу старшего разряда счетчика-интегратора.