Анализатор кодовых комбинаций для устройств передачи информации с решающей обратной связью

Иллюстрации

Показать все

Реферат

 

ОП ИСАНИЕ

" 465648

Союз Советских

СОциелистическнх

Республик

ИЗОБРЕТЕН ИЯ

К АВТОРСК©МУ СВИДИБЛЬСТВУ (61) Дополнителыное,к авт. свид-ву— (22) Заявлено 02.04.74 (21) 2010803/18 24 с присоединением заявки № 2010851/18-24 (23) Приоритет—

Опубликовано 30.03.75. Бюллетень № 12

Дата опубликования описания 16.Х1.75 (51) М,Кл. б 08с 19/28

Государственный комитет

Совета Министров СССР но делам изобретений и открытий (53) УДК 621.398:654.94 (088.8} (72) Автор изобретения

В. И. Ключко (71) Заявитель (54) АНАЛИЗАТОР КОДОВЫХ КОМБИНАЦИЙ ДЛЯ УСТРОЙСТВ

ПЕРЕДАЧИ ИНФОРМАЦИИ С РЕШАЮЩЕЙ

ОБРАТНОЙ СВЯЗЬЮ

Изобретение относится к области передачи дан,ных.

Известны анализаторы кодовых комби наций для устройств передачи информации с решающей обратной связью, содержащие накопитель, один из информационных входов которого соединен с выходом блока мажоритарной обработки, фор миров атель сигналов переспроса и переключения, вход которого подключен к второму выходу блока обнаружения ошибок, а выход — к другому входу упра вления накопителя, переключатель.

Предложенный анализатор отличается тем, что в нем первый инфор,мационный вход переключателя соединен с другим информационным входом накопителя, второй и нформационный вход — с выходом блока мажоритарной обработки, вход управления — с выходом формирователя сигналов переспроса и переключения, а выход — с входом блока обнаружения ошибок.

Это позволяет существенно упростить устройство и, в частности, ограничиться лишь одним блоком обнаружения ошибок.

На чертеже представлена функциональная схема предложенного анализатора.

Он содержит блок 1 обнаружения ошибок, формирователь 2 сигналов переспроса и переключения, переключатель 3, блок 4 мажоритарной обработки, в котором число комбинаций, 2 необходимых для срабатывания, составляет

N, накопитель 5, в состав которого входят

N — 1 сдвигающих и-разрядных регистров и один К-разрядный сдвигающий регистр.

Работает анализатор следующим образом.

На вход устройства поэлементно поступают и-элементные кодовые комбинации (и. к.) — кода. Первая комбинация записывается в накопитель 5 и одновременно через переключатель 3 вводится в блок 1 обнаружения ошибок. Если ошибка не обнаружена, сигнал с первого выхода блока обнаружения ошибок подается на один из управляющих входов накопителя 5 и разрешает выдачу информацион15 ных элементов получателю. В случае обнаружения ошибки сигнал с второго выхода блока обнаружения ошибок поступает на вход формирователя 2 сигналов переспроса и переключения, который выдает сигнал на формирование команды переспроса и подсчитывает число переспросов. Аналогично проверяется кажда я ком бин ация.

При плохом канале связи после того, как сформирован (Ж вЂ” 1) переспрос и накоплено (У вЂ” 1) искаженных комбинаций в накопителе, сигнал с выхода формирователя поступает на другой управляющий вход накопителя и на управляющий вход переключателя. Накопитель подготавливается к выдаче N комбизо наций в блок мажоритарной обработки, а

465648

ВыхОд

ВхОд

Составнтель Л. Морозов

Текред T. Миронова

1- едактор И. Грузова

1(орректор Н. Аук

Заказ 4359 Изд. _#_o 1322 1ираж 679 Подписное

ЦНИИПИ Государственного комнтета Совета Министров СССР по делам изобретений н открытий

Москва, Ж-35, Раушская наб., д. 4/5

МОТ, Загорский филиал

3 переключатель вход блока обнаружения ошибок переключает с общего входа устройства на выход блока мажоритарной обработки.

При поступлении N-го повторения все N комбинаций из накопителя одновременно вводятся в блок мажоритарной обработки, где обрабатываются по критерию (большинства). Результат обработки через переключатель попадает в блок обнаружения ошибок (n-элементов) и записывается в накопитель (к — информационных элементов). Если ошибка не обнаружена, сигнал с первого выхода блока обнаружения ошибок подается на соответствующий управляющий вход накопителя и разрешает выдачу информационных элементов получателю. При обнаружении ошибки сигнал с второго выхода блока обнаружения ошибок поступает на вход формирователя, где используется для получения сигнала переспроса.

В последнем случае вслед за У комбинациями из накопителя по сигналу с выхода формирователя выдается N-я комбинация. Однако выдача комбинации и ее обработка проводятся на тактовой частоте, превышающей скорость модуляции принимаемой информации.

Это сделано для того, чтобы обработка N-й комбинации была закончена до прихода первого элемента (N + 1) -й комбинации. N-я комбинация транзитом (без изменений) проходит через блок мажоритарной обработки, переключатель и вводится в блок обнаружвния ошибок (n-элементов) . В накопителе данная комбинация перезаписывается, поскольку она может быть использована при очередном этапе мажоритарной обработки. При необнаружении ошибки сигнал с первого выхода блока

4 обнаружения ошибок поступает па соответствующий управляющий вход накопителя и разрешает выдачу информационных элементов

Л -й комбинации. В случае обнаружения ошиб5 ки сигнал с второго выхода блока обнаружения ошибок подается на вход формирователя, где совместно с сигналом ошибки результата мажоритарной обработки формирует сигнал, организующий очередной переспрос.

10 При (N + 1) -.м и последующих приемах снова обрабатываются N последних комбинаций.

Предмет изобретения

Анализатор кодовых комбинаций для устройств передачи информации с решающей обратной связью, содержащий накопитель, один из информационных входов которого соединен

2о с выходом блока мажоритарной обработки, один из входов управления — с первым выходом блока обнаружения ошибок, а выход— с входом блока мажоритарной обработки, формирователь сигналов переспроса и пере25- ключения, вход которого подключен к второму выходу блока обнаружения ошибок, а выход — к другому входу управления накопителя, переключатель, отличающийся тем, что, с целью упрощения устройства, в нем первый

3О информационный вход переключателя соединен с другим информационным входом накопителя, второй информационный вход — с выходом блока мажоритарной обработки, вход управления — с,выходом формирователя

35 сигналов переспроса и переключения, а выход — с входом блока обнаружения ошибок.