Устройство первичной обработки информации

Иллюстрации

Показать все

Реферат

 

ОП ИСАНИЕ

ИЗОБРЕТЕН ИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Советских

Социалистических

Республик

{) l) 468253 (61) Дополнительное к авт. свид-ву— (51) М, Кл.

Q 06 f 15/46 (22) Заявлено 21.08.73 (21) 1954456/18-24 с присоединением заявки

Гооударстаенный номнтет

Совета Мнннстроа СССР оо делам изобретений н отирытий (23)Приоритет - . (53) УДК

68 1..32 5 (088. 8) Опубликовано 25.04.75,Бюллетень № 15

Дата опубликования описания (72) Авторы изобретения

А. Л. Диордиев, Л. А. Коломыцев и М. И. Коростелев (71) Заявитель

3 (54) УСТРОЙСТВО ДЛЯ ПЕРВИЧНОЙ ОБРАБОТКИ

ИНФОРМАЦИИ

Изобретение касается вычислительной техники и может быть использовано на пред приятиях нефтеперерабатывающей, нефтехи мической, химической и других отраслей промышленности для интегрирования хроматографических функций.

Известны устройства для первичной обработки хроматографической информации, содержащие аналого:-цифровой преобразова- щ тель, счетчик и блок регистрации.

Однако для этих устройств характерна недостаточная помехозащищенность от высокочастотных помех, которые могут вызвать ложные срабатывания селектора. И

Целью изобретения является повышение надежности и помехозащишенности устройства.

Предлагаемое устройство содержит генератор, три блока вычисления, три коммута.» go тора, делитель, два триггера, формирователь, три элемента "И" и элемент задерж, ки, причем выход генератора связан со вхо дом делителя и первым входом первого

i блока вычисления, второй вход которого соединен с выходом преобразователя, а выход — со вторыми входами второго и третьего блоков вычитания и второго элемента И",, первые входы второго и третьего блоков вычитания связаны с выходами первого и второго коммутаторов, а выходыс первым входом первого элемента "И" и единичным входом первого триггера соответственно, второй вход первого элемента

И соединен с единичным выходом второго триггера, а выход - с нулевым входом первого триггера, единичный выход которого связан с первым . входом второго элемента И" и со входом формирователя, выход которого соединен с первым входом третьего элемента "И" и через элемент задержки - с нулевым входом второго триггера и сбросовым входом счетчика, установочный вход которого связан с выходом второго элемента "И", .:а выход — со вторым входом третьего элемента И и оэ входом третьего коммутатора, выход которого соединен с единичным входом второго триггера, а выход третьего элемента "И" — со входом блока регистрации.

468253

На чертеже приведена функциональная схеме устройства.

Она содержит преобразователь 1 напря( жения в частоту, предназначенный для преобразования выходного сигнала хроматогра фа в пропорциональную частоту импульсов, управляюший генератор 2, предназначенный

1, для задания частоты, пропорциональной ве- личине нулевого сигнала хроматографа, ð

Ъ вычитатели 3, 4, 5 для получения разности частотных сигналов, поступающих на их входы, делитель 6 (двоичный счетчик), предназначенный для деления частоты, коммутаторы 7, 8, 9 для переключения разрядов делителя и счетчика. Устройство содержит также счетчик 10, логические элементы "И" 11, 12, 13, триггеры 14, 15, элемент 16 для задержки сигнала сброса счетчика относительно сигнала переписи информации со счетчика, формирователь 17 импульсного сигнала от перепада напряжения, блок регистрации 18 для хранения или отображения информации. До начала работы частоту управляемого гене» ратора 2 устанавливают равной частоте преобразователя 1 при подаче на его вход нулевого сигнала хроматографа. Таким образом, при нулевом сигнале хроматографа частота на выходе вычитателя 3 равна . нулю и увеличивается при превышении сигналом хроматографа нулевого уровня. Уровень селекции хроматографических пиков устанавливают с помощью коммутаторов 8, 9, подключенных к выходам делителя 6.

Частота на выходе коммутатора 9 должна быть больше частоты на выходе коммутатора 8. При увеличении сигнала хроматографа, когда частота на выходе вычитателя

3 превышает частоту на выходе коммутатора 9, появляются импульсы на выходе вычитателя 5, которые устанавливают триггер 15 в единичное состояние. Сигнал с единичного выхода триггера 15 через 45 элемент "И" 12 открывает вход счетчика

10, в котором будут накапливаться импуль-

l сы, количество которых пропорционально площади хроматографического пика. Когда частота на выходе вычитателя 3 станет меньше частоты на выходе коммутатора

8, появятся импульсы на выходе вычитателя 4. Однако эти сигналы не поступают на нулевой вход триггера 15 до тех пор, пока триггер 14 не установится в единичное состояние, тем самым разрешая прохождение импульсов с выхода вычитателя

4 через схему совпадения 13, 4

Триггер 14 управляется сигналом с одного из выходов счетчика 10 через коммутатор 7.

Следовательно, если прощадь пика не достигает опренеленной величины, определяемой положением коммутатора 7, триггер 14 не устанавливается в единичное состояние и сигнал окончания интегрирования пика не будет сформирован. Таким образом осушествляется защита интегратора от высокочастотных помех.

Если площадь пика превысит запрограммированную с помощью коммутатора 7, триггер 14 установится в единичное состояние, а сигнал с его выхода разре шит прохождение импульсев с выхода вычитателя 4 через схему совпадения 13 на вход триггера 15, который установится в нулевое состояние тем самым запрещая прохождение импульсов через схему

12 совпадения на вход счетчика 10. Подключенный к выходу триггера 15 формирователь 17 выдаст импульс, который через блок схем 11 совпадения осуществит считывание и передачу в блок регистрации 18 цифрового кода, зафиксированйого в счетчике 10, и установит в нулевое состояние триггер 14 и счетчик 10 через элемент задержки 16, осуществляюший задержку сигнала на время считывания информации со счетчика.

Предмет изобретения

Устройство для первичной обработки информации, содержащее преобразователь, счетчик и блок регистрации, о т л и ч аю ш е е с я тем, что, с целью повышения его помехоустойчивости,оно содержитт генератор, три блока вычитания, три коммутатора, делитель, два триггера, формирователь, три элемента "И" и элемент задержки, причем выход генератора связан со входом делителя и первым входом первого блока вычитания, второй вход которого соединен с выходом преобразователя, а выход - со вторыми входами второго и третьего блоков вычитания и второго элемента "И", первые входы второго " и третьего блоков вычитания связаны с вы; ходами первого и второго коммутаторов, а выход — с первым входом первого элемента И" и единичным входом первого триггера соответственно, второй вход первого элемента "И соединен с единичным выхадом второго триггера, а выход - с

408253 (, .осгавнтелн Д, l < н(., „((н г, Релак>о >

1 елак>ор E.кравцова 1 ехрел >1 1,;азач, о„а Корректору : (у,»,„„., l1.1! È l

1 1И11И! осуларственного комн>ета (овета Микис>ров (:(н l

I>0 делам изобретений н открытий

Москва, 113035, Раушская наб., 4

ll >! релнрнятне «Патент», Москва, Г-59, Бережковская наб 24

5 нулевым входом первого триггера, единичк ный выход которого связан с первым вхо+ дом формирователя, выход которого соединен с первым входом третьего элемента «И и через элемент задержки — с нулевым входом второго триггера и сбросовым входом счетчика, установочный вход которого связан с выходом второго эг(( мента «И», ахоп которого связан с выходом

ВТоро жееме1ма «и«, а BbIxoll со B 1, BxolloM третьего элемента И и с0 их(»(ом третьего коммутатора, выход кото1.юго соединен с единичным входом вто1>о>и >1»((((-.1>,>, а выход третьего элемента И" с. (>х;>!(> и блока регистрации.