Дифференциальный усилитель

Иллюстрации

Показать все

Реферат

 

ОПИСАНИЕ

ИЗОБРЕТЕ Н И Я

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (I I! 470%О

Со1са Советских

Социалистнчсск;1к

Республик (61) Дополнительное к авт. свид-ву (22) Заявлено 20.04.73 (21) 1909611/26-9 с присоединением заявки М (23) Приоритет

Опубликовано 15.05,75. Бюллетень М 18

Дата опубликования описания 07.08.75 (51) М. Кл. Н 03f 3,/34

Государственный комитет

Совета Министров СССР ло делам изобретений и открытий (53) УДК 621.375.024 (088.8) (72) Авторы изобретения В. И. Анисимов, М. В. Капитонов, H. Н. Прокопенко и Ю. М. Соколов (71) Заявитель Ленинградский ордена Ленина электротехнический институт имени В. И. Ульянова (Ленина) (54) ДИФФЕРЕНЦИАЛЬНЫЙ УСИЛИТ

Изобретение относится к электронике и радиотехнике и может быть использовано в быстродействующих операционных усилителях и в различных устройствах измерительной и вычислительной техники.

Известен дифференциальный усилитель, каждое плечо которого выполнено по двухкаскадной схеме: транзистор первого каскада включен по схеме с общим коллектором с доголнительной коллекторной нагрузкой, транзистор второго каскада включен по схеме с общим эмиттером, общая эмиттерная цепь транзисторов вторых каскадов соединена с коллектором транзистора генератора тока.

Недостатком известного усилителя является малый динамический диапазон.

С целью расширения динамического диапазона дифференциального усилителя в нем непосредственно к - коллекторам транзисторов первого каскада каждого плеча усилителя подключены базы дополнительных транзисторов, коллекторы которых объединены и подключены к базе транзистора генератора тока.

На чертеже изображена принципиальная схема предлагаемого дифефренциального усилителя.

Каждое плечо параллельно-балансного дифференциального усилителя выполнено по двухкаскадной схеме на транзисторах 1 — 4. В коллекторных цепях транзисторов 1 и 2 первого каскада включена дополнительная нагрузка— резисторы 5, б и диод 7. Общая эмиттерная цепь транзисторов 3 и 4 соединена с генератором тока на транзисторе 8, режим на постоянном токе которого задается резистора .,!и 9, 10 и 11. Базы транзисторов 3 и 4 подключены к эмиттерам транзисторов 1 и 2 и резисторам

12 и 13, общая точка которых соедН с токостабилизирующим двухполюсником 14. Кол1О лекторы транзисторов 1 и 2 связаны с базами дополнительных транзисторов 15 и 16. База транзистора 8 генератора тока подключена к объединенным коллекторам дополнительных транзисторов 15 и 16, эмиттеры которых сое15 динены с делителем напряжения на резисторах 17 и 18.

Устройство работает следующим образом.

При малых уровнях входного дифференциального сигнала (до нескольких десяткоВ мил20 ливольт) транзисторы 15 и !6 нс оказывают существенного влияния на работу параллельно-балансной схемы д1!фференциального усилителя, что обусловлено соответствующим выбором величин сопротивлений резисторов 17

25 и 18 !!e.tIHTe I!I напря?ке11ия. П1?иращсн1!с n«a нагрузки происходит за счет нсрсраснрсдслсния тока колле! Тора тра1!знстора 8 а!ежду транзисторами 3 и 4.

При Величине Входного сигнала В несколько зО десятков милливольт один из транзисторов 3

470910

17

Составитель А. Кузнецов

Техред T. Миронова

Корректор О. Тюрина

Редактор Т. Янова

Заказ 1957/8 Изд. № 1428 Тираж 902 Подписное

ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий

Москва, 5Ê-35, Раушская наб., д. 4/5

Типография, пр. Сапунова, 2 или 4 входит в режим отсечки, и дальнейшее приращение тока нагрузки происходит за счет увеличения тока коллектора транзистора 8.

База транзистора 1 получает значительное положительное приращение напряжения относительно базы транзистора 2, что приводит к росту коллекторного тока транзистора 1. В результате напряжение на резисторе 5 возрастает, увеличивается коллекторный ток транзистора 8, который и обуславливает дальнейшее приращение тока в нагрузке. Аналогично происходит работа дифференциального усилителя при входном сигнале противоположной полярности.

Предмет изобретения

Дифференциальный усилитель, каждое плечо которого выполнено по двухкаскадной схеме: транзистор первого каскада включен по схеме с общим коллектором с дополнительной коллекторной нагрузкой, транзистор второго каскада включен по схеме с общим эмиттером, общая эмиттерная цепь транзисторов вторых каскадов соединена с коллектором транзистора генератора тока, о т л и ч а юшийся тем, что, с целью расширения дина10 мического диапазона, непосредственно к коллекторам транзисторов первого каскада каждого плеча усилителя подключены базы дополнительных транзисторов, коллекторы которых объединены и подключены к базе транзистора генератора тока.