Устройство для преобразования кода адреса сообщения в позиционный номер канала связи

Иллюстрации

Показать все

Реферат

 

О П И С А Н И Е II« 47g454

ИЗОБРЕТЕ Н ИЯ

Союз Советских

Сеиу алистимвских республик

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (61) Дополнительное к авт. свид-ву(22) Заявлено О6-О2.73(21) 1883497/269 с присоединением заявки № (23) Приоритет— (43) Опубликораио25.О7 75.Бюллетеиь еаза 27 (51) М. Кл.

Н 04ит 3/00 еааударстаеиный комитет

6ааата Мииистраа СССР ва делан изобретекий и аткрьпий (Я) уды 621.395 (088.8) (45) Дата опубликования описания21.04.76 (72) А тоР В. А. Пугачев, Л. Ф. Симоненко, Е. А. Горбачев, В. А. Геращенко, изобРетениа В. С . Буров, -И. М. Тимофе, и О. Ф. Смирнов (71) Заявитель

ФАiД ц(-:(.,;-pt IINII (54) УСТРОЙСТВО ДЛЯ ПРЕОБРАЗОВАНИЯ КОДА АДРЕСА СООБШЕНИЯ

В ПОЗИБИОННЫЙ НОМЕР КАНАЛА СВЯЗИ

Изобретение относится к системам ne-

1 редачи данных и может быть использовано в центрах коммутации сообщений.

Известно устройство для преобразования кода адреса сообщения в позиционный номер канала связи, содержащее последовательно соединенные регистр адреса, дешифратор адреса, а также коммутатор и регистр каналов.

Однако в известном устройстве не пре- щ дусмотрена дешифрация адресов переменной длины, устройство не позволяет организовать "пучки каналов связи и обходные маршруты, кроме того, устройство характеризуется потерей времени из-за последова тельного опроса всех выходных шин матрицы каналов.

Целью изобретения является меньшение потерь времени при опросе разрядов, дешифрация адресов переменной длины, обработка циркуляров пучков" каналов и об1

1 ходных маршрутов.

Для этого в устройство включены две матрицы дешифраторов и две матрицы наI копителей, переключатель, запрещающий элемент, элемент для сборки, регистр на- правлений связи, распределитель ускоренного опроса, регистр "пучков" и обходных маршрутов. матрица пучков и обходных; маршрутов, при этом выходы регистра адреса подключены к входам дешифратора адреса, выходы которого подключены к входам матриц- дешифраторов, а их выходы соединены с входами усилителей, выходы усилителей первой матрицы подключены к входам одного накопителя и запрешаюшего элемента, выходы этого накопителя через усилители связаны с входом запре- щающего элемента и с контактом, "а" переключателя, выход запрещающего элемента подключен к контакту е" переключателя, выходы другой .матрицы — дешифра- тора через усилители связаны с контактаг ю ми б и r переключателя, контакты

sJr r

Д и в переключателя соответственно подсоединены и. входу второй матрицынакопителя и входу элемента для сборки

I ! рыходы второй матрицы — накопителя через усилители связаны с входами элемента для сборки, его выход подключен к

478454 уходурегистра,направлений связи, выход ) которого соединен с одним входом коммутатора, к другим входам которого соответственно подсоединены цепи, сигнализирующие о состоянии каналов, а также выходы матрицы пучков и матрицы обход« r ,ных маршрутов, входы матриц пучкрв и обходных маршрутов соединены с выходом регистра "пучков и обходных маршрутов, выход коммутатора соединен с вхо-. дом распределителя ускрренного опроса, « чей выход связан с входом регистра пучков» и обходных маршрутов, регистра направлений связи и регистра вызова ка-! налов связи.

На чертеже приведена структурная электрическая схема устройства.

Устройство для преобразования кода адреса сообщения в позиционный номер канала связи содержит регистр адреса 1, 1 дешифратор адреса 2, матрицы - дешифраторы 3 и, 4, матрицу — накопитель 5, усилители-инверторы 6, 7, матрицу-накопитель 8, усилители-инверторы 9 и

10, элемент для сборки 11, переключатель 12, запрещающий элемент 13, регистр направлений связи 14, коммутатор

15, матрицы пучков" 16, матрицы обходных маршрутов 17, регистр "пучков" и обходных маршрутов 18, распределитель ускоренного опроса 19 и регистр 20 вызова канала связи.

Выходы регистра адреса 1 подключены к входам дешифратора адреса 2, выходы которого подключены к входам матрицдешифраторов 3 и 4. Выходы этих матриц соответственно соединены с входами усилителей-инверторов 6 и 7, Выходы усилителей 7 подключены к входам накопителя 5 и к основному входу запрещающего элемента 13. Выходы накопителя 5 через усилитель-инвертор 9 подключены к другому (запрещающему) входу элемента 13 и к контакту "а" переключателя

12, Выход элемента 13 подключен к контакту "е" переключателя 12. Выходы матрицы-дешифратора 4 через усилители-инверторы 6 подключены к контактам "б и "г" переключателя 12.

Контакты "в" и "д переключателя 12 соответственно подсоединены к входу элемента 11 и входу матрицы-накопителя 8.

Выходы этой матрицы через усилителиинверторы 10 подключены к другому вхо ду элемента 11, выход которого соединен с входом регистра направлений связи 14, выход которого соединен с одним из

l входов коммутатора 15, к другим входам которого соответственно подключены цепи,. с, игн изиру шие о тоянии каналов вя зи, а также выходы матрицы пучков 16 и матрицы обходных маршрутов 17. Входы матриц 16 и 17 соединены с выходами регистра внучков" и обходных марш5 рутов 18.

Выход коммутатора 15 соединен с входом распределителя ускоренного опроса

19, выход последнего соединен с входами

10 регистра пучков и обходных маршрутов

18, регистра направлений связи 14 и регистра вызова каналов связи 20.

При помощи переключателя 12 можно соединять компоненты устройства для обес °

l5 печения двух режимов работы: режима об -

I работки адресов переменной длины, - в этом режиме соединены между собой кон««««« « такты переключателя 12 е и д, б и в"; режима обработки адресов постоянной длины, — в этом режиме соединены

20 и ««««« между собой контакты r и д, а и в, Устройство работает следующим образом.

Адрес сообщения через кодовые шины информации принимается на регистр адреса 1, затем подается на дешифратор адреса 2, где расшифровывается и в позиционном десятичном коде подается на входы матриц-gemnfpaTopoa 3 и 4. йешифраторы 3 и 4 в сочетании с дио)дами представляют собой набор элементов совпадения, на которых производится закрепление за адресом первичных условных направлений.

Накопители 5 и 8 в сочетании с диодами представляют собой группу элементов для сборок, дающую возможность размножить условные направления на несколько каналов связи или "пучков" а также объединять несколько условных направлений на один канал связи или "пучок".

Необходимость обработки адресов переменной длины обусловлейа следующим.

В случае организации группового адреса (в один канал необходимо отправить группу сообщений с адресами вида А А

0000-А А 9999 или А А А А 001 2 1 2 3 4

А А А А 00) на дешифраторе 3 набира.1 2 3 4 ется короткий адрес, т, е. только разряды

А А или А А А А

Если же требуется отправить группу адресов, например 012200 - 012299 в

66 один канал, а адрес 012217 - в другой канал, то на дешифраторе 3 для,одного напюавления набирается короткий адрес

0122, а для другого - полный 012217.

Для. запрета работы направления корот

I !кого адреса при срабатывании направле

5 47845 (ния полного адреса расшифрованные на ,дешифраторе 3 адреса подаются на вход элемента 13 и на накопитель 5.

На накопителе 5 происходит коррекция направления, соответствующего короткому 5 ,адресу. На запрещающий вход элемента

13, который соответствует короткому адресу, подаются направления, выделяемые из группового адреса.

Скорректированные направления поди- Ip лючаются,на входы накопителя 8, где они циркулярно размножаются и через элемент 11 подаются на входы регистра направлений.связи 14.

I Дешифратор 4 в этом режиме предназ- 15 начен для обработки только полых адресов одноадресных сообщений; Выходы дешифратора 4 через усилители подключены к другим входам элемента 11, а поэто му сигналы с выходов дешифратора 4 циркулярно размножать нельзя.

При обработке адресов постоянной дли ны выходы дешифраторов 3 и 4 соответственно подключены через усилители к входами накопителей 5 и 8, выходы которьм через элемент 11 подаются на вход регистра 14. В этом режиме увеличиваются возможности обработки циркулярных аа,ресов.

Опрос накопленных на регистр 14 направлений в обоих режимах производит» ся одинаково.

Распределитель ускоренного опроса 19 через коммутатор 1 5 производит последовательный опрос каждого включенного разряда ре«, И гистра 14.

При переходе к опросу следующего разряда регистра 14 на последнем производится стирание только что опрошенного раэря40 да. При этом анализируется состояние канала, соответствующего опрашиваемому направлению.

В случае аварии канала устройство при помощи регистра "пучков" и обходных марш45 спрутов 18, матрицы обходных маршрутов

17 и распределителя 19 производит поиск обходного маршрута.

Если есть свободный канал обходного маршрута, то происходит вызов этого ка нала путем занесения единицы в соответствующий разряд регйстра вызова каналов связи 20.

В случае занятости канала устройство производит поиск свободного канала в соответствующем пучке . Поиск канала в пучке" осуществляется при помощи распределителя 19 регистра пучков» 18 и мат : рицы пучков 16. Номер свободного каL нала пучка"заносится на регистр вызова, 1 каналов связи 20. Эта же еперация вьш< лняется и в случае свободного оснсвпого канала.

После опроса последнего разряда регистра направлений связи 14- на регистр

20 вызова канала оказываются накопленными номера каналов, соответствующие принятой адресной цифровой группе с учетом циркуляров "пучков и обходных маршрутов.

Предмет изобретения

Устройство для йреобразования кода адреса сообшения в позиционный номер ка-

>)

;нала связи, содержащее последовательно соединенные регистр адреса и дешифратор . адреса, а также коммутатор и регистр вы.зова каналов связи, о т л и ч а ю ш е е- с я тем, что, с целью уменьшения потерь времени при опросе разрядов, дешифрации адресов переменной длины, обработки циркуляров "пучков" каналов и об- ходных маршрутов, в нем включены две матрицы дешифраторов и две матрицы накопителей, переключатель, запрещающий элемент, элемент для сборки, регистр направленйй Связи, распределитель ускорен-) ного опроса, регистр "пучков" и обходных, маршрутов, матрица пучков" и обходных маршрутов, при этом выходы регистра ад реса подключены к входам дешифратора ау . реса, выходы которого подклкчены к вхо- . дам матриц-дешифраторов; а их выходы соединены с входами усилителей, выходы усили» телей первой матрицы подключены к входам одного накопителя и запрещающего элемен та, выходы этого накопителя через усилитель связаны с входом запрещающего элемента и с контактом "а" переключателя, выход запрещающего элемента подключен к контакту "е" переключателя, выходы дру-, гой матрицы- дешифратора через усилители связаны с контактом "б" и "г" переключателя, контакты "д" и в" переключа1 теля соответственно подсоединены к входу I второй матрицы — накопителя и входу элемента для сборки, выходы второй матрицынакопителя через усилители связаны с входами элемента для сборки, его выход подключен к входу регистра направлений свя зи, выход которого соединен с одним вхо дом коммутатора, к другим входам которого соответственно подсоединены цепи, сигнализирующие о состоянии каналов, а также выходы матрицы пучков и магрицы обходных маршру тов, входы матриц "пучков и обходных, маршрутов соединены с Ьыходом регистра пучков и обходных маршрутов, выход коммутатора соединен с входом распределителя уско478454

БЙ11ИПИ Заказ /g, 6 9 Изд. Й ЯЩ . Тиаж 74О

Преннрнятне «Патент», Москва, Г-59, Бережковская наб., 24

Подписное

7 ренного опроса, чей выход связан с входом

1 регистра пучков" и обходных маршрутов, 8 регистра направлений связи и регистра вызова каналов связи.