Запоминающее устройство

Иллюстрации

Показать все

Реферат

 

С Il H C H M E Iii)480II2

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Совз Советских

Социалистических

Республик (61) Дополнительное к авт. свид-ву— (22) Заявлено 05.10.73 (21) 1964026/18-24 с присоединением заявки— (23) Приоритет—

Опубликовано 05.08.75. Бюллетень No 29

Дата опубликования описания 13.11.75 (51) М. Кл. Ст 11с 11/14

Государственный комитет

Совета тиинистраа СССР па релэч наабретений и открытий (53) УДК 681.327.66 (088.8) (72) Л втор изобретения

В. А. Шахнов (71) Заявитель (54) ЗАПОМИНАК)ЩЕЕ УСТРОЙСТВО

Изобретенис относится к вычислительной технике и может, быть использовано для построения запоминающих устройств цифровых вычислительных машин.

Известно заномипающее устройство, содсржащес магнитоплоночныс матрицы, раз рядно-считывающие проводники каждого разряда которых, охваченные адресными шинами, и немагпитные проводники, охваченные дополнительными шинами,,включены в диф,ференциальную схему выделения сигналов, подключенную к формирователю разрядны. импульсов.

Однако прои больших объемах памяти IIoдавление помех сложно.

Целью изобретения является повышение номехозащищенности известного устройства.

Поставленная цель достигается тем, что устройство содержит в каждом плече дифференциальной схемы выделеппя сигналов одинаковое число разрядно-считывающих проводников, соединенных последовательно с немагнитными проводниками.

На чертеже изооражена конструкция п редложснного устройства.

Разрядно-считьавающие проводники 1 в матрицах соединены последовательно и образуют два плеча балансной схемы. Последовательно с ними в каждое плечо включены немагннтные провод|неки 2, Разрядно-считыSO вающпс проводнп|аи охвачены адресными шинами 8, а немагнитные проводники — дополнительными шинами 4. Разрядные импульсы тока записи ноступают с формирователя разрядных имлульсов 5. Отделение их от маломощного выходного сигнала п роизводится в схеме выделения сигнала 6.

Работа предложенного устройства протекает следующим образом.

Прп обращении к адресной шине в одном

«плече балансной схемы, произ водится обра. щение к до!полнительной шипе .в другом пле«е схемы. Синфазные помехи уничтожаются, и происходит выделение полезного сигнала.

Предмет изобретения

Запоминающее усTройство, coTepiI ащее магнитопленочные матрицы, разрядно-считывающие,проводники каждого разряда которых, охваченные адресными шинами, и немагнитные проводники, охваченные дополнительными шинами, включены:в диффере нцпальную схему выделения cIII íàëoâ, подключенную к формирователю разрядных импульсов, отличающееся тем, что, с целью новышения номехозащищенности, оно содержит в каждом плече дифференциальной схемы выделенля сигналов одинаковое число разрядноочитывающих проводников, соединенных ITloследовательно с нематнятными прс1водниками.

480112

Составитель Ю. Розенталь

Техред Т. Миронова

Корректор И. Симкина

Редактор Н, Вирко

Тип. Харьк. фил. пред. «Патент>

Заказ 1083/1537 Изд, № 927 Тираж 648 По-,писное

ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий

Москва, Я-35, Раугпская наб., д. 4/5