Постоянное запоминающее устройство трансформаторного типа

Иллюстрации

Показать все

Реферат

 

1i i1 486l l4

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Советских

Соцнаонстнческих

Ресотйнк (61) Зависимое от авт. свидетельства (22) Заявлено 14.11.73 (21) 1969020/18-24 с присоединением заявки № (32) Приоритет

Опубликовано 05.08.75. Бюллетень № 29

Дата опубликования описания 06.02.76 (51) М. Кл. G llс 17/00

Гссударстеенны11 квинтет

Совета Министров СССР оо девам нзабретеннй н открытий (53) УДК 681.327.66 (088.8) (72) Авторы изобретения (71) Заявители

Е. П. Балашов, Е. Е. Владимиров, В. Г. Корчагин и Л. М. Хохлов

Ленинградский ордена Ленина электротехнический институт им. В. И. Ульянова (Ленина) и Государственное союзное конструкторско-технологическое бюро по проектированию счетных машин (54) ПОСТОЯННОЕ ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО

ТРАНСФОРМАТОРНОГО ТИПА

Предлагаемое изобретение относится к вычислительной технике, в частности к запоминающим устройствам, и может найти применение в технических средствах АСУП.

Известны постоянные запоминающие устройства трансформаторного типа, содержащие накопитель на П-образных сердечниках, прошитых информационными обмотками, подключенными к блокам формирования адресного тока, выходными обмотками, подключенными к усилителям воспроизведения, и вспомогательной шиной, подключенной к вспомогательному формирователю тока.

Однако невозможность выполнения в них логических операций значительно снижает функциональные возможности известных постоянных запоминающих устройств трансформаторного типа и требует больших информационных емкостей.

Целью предлагаемого изобретения является расширение функциональных возможностей устройства.

Поставленная цель достигается тем, что устройство содержит в каждом разряде формирователи операндов, подключенные к шинам операндов, прошитым через соответствующие П-образные сердечники накопителя встречно к информационным шинам.

На чертеже изображена блок-схема предлагаемого устройства.

Запоминающее устройство содержит блоки формирования адресного тока 1, информацп5 онные обмотки 2, П-образные сердечники 3, формирователи операндов 4, шины операндов

5, вспомогательную шину 6, вспомогательный формирователь 7, выходные обмотки 8, усилители воспроизведения 9.

10 На чертеже показано постоянное запоминающее устройство емкостью m слов по и разрядов каждое. Блоки формирования адресного тока l соединены с информационными обмотками 2, которые в соответствии с

15 требуемым кодом прошивают П-образные сердечники 3. Формирователи операндов 4 подсоединены к соответствующим шинам 5 операндов, которые пропущены по каждому разряду через П-образные сердечники 3.

20 Вспомогательная шина 6 пропущена через все

П-образные сердечники и подключена к вспомогательному формирователю 7. Выходные обмотки 8 присоединены к соответствующим усилителям воспроизведения 9.

25 Обозначим:

l — импульс тока на выбранной информационной обмотке;

1„— импульс тока на шине операнда;

480114

Таблица

Выполняемая операции

Исключающее „ИЛИ"

Z =- (X Y) V (Х . Y) Логическоеотрицание

„НЕ"

„Импликация"

Предмет изобретения

Z=Х-)- Y

Логическое сложение

Z=XVY

Равнозначность

Z = Х - Y

Ч

Составитель Е. Вл иди м и ров

Техред T. Миронова

Корректор T. Фисенко

Редактор Н. Вирко

Зп::.àç 85, 3 Изд. М 74 Тиран . 648 Подписное

ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий

Москва, Ж-35, Раушская наб., д. 4/5

Типография, пр. Сапунова, 2 — 1„— импульс тока противоположной полярности на шине операнда;

1 — импульс тока на вспомогательной шине;

Z — сигнал на выходе усилителя воспроизведения.

Принцип действия и логические возможности устройства отражены в таблице.

5 Логические операции производятся за один такт, и все импульсы токов, которые должны поступать при выполнении любой операции в соответствии с таблицей, поступают одновременно. Выходной сигнал Z с усилителей вос10 произведения снимается в том же такте.

Постоянное запоминающее устройство

15 трансформаторного типа, содержащее накопитель на П-образных сердечниках, прошитых информационными обмотками, подключенными к блокам формирования адресного тока, выходными обмотками, подключенными к уси20 лителям воспроизведения, и вспомогательной шиной, подключенной к вспомогательному формирователю тока, о т л и ч а ю щ е е с я тем, что, с целью расширения функциональных возможностей, оно содержит в каждом раз25 ряде формирователи операндов, подключенные к шинам операндов, прошитым через соответствующие П-образные сердечники накопителя встречно к информационным шинам.