Устройство контроля последовательно соединенных тиристоров

Иллюстрации

Показать все

Реферат

 

480I52

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ

Союз Советских

Социалистических

Республик

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (61) Дополнительное к авт. свид-ву— (22) Заявлено 31.10.72 (21) 1841631/24-7 (51) Ч. Кл. Н 02h 7/10

Н 02m 1/18 с присоединением заявки— (23) Приоритет—

Опубликовано 05.08.75. Бюллетень № 29

Дата опубликования описания 05.04.76

Государственный комитет

Совета Министров СССР по делам изобретений и открытий (53) УДК 621.316.925; .4:621,314.5 (088.8) (72) Авторы изобретения

Ю. M. Некрасов и Б. В. Романов (71) Заявитель (54) УСТРОЙСТВО КОНТРОЛЯ ПОСЛЕДОВАТЕЛЬНО

СОЕДИНЕННЫХ ТИРИСТОРОВ

Если все тиристоры 1 исправны, то при приложении к ним прямой полуволны напряжения, заряд конденсаторов 2 происходит до момента открытия тиристоров. В момент открытия тиристоров 1 на обмотках всех импульсных трансформаторов 4 возникают импульсы напряжения. Поскольку тиристоры

1 включаются неодновременно, то существует разброс по времени между импульсами, возникающими на обмотках трансформаторов 4, соответствующим разным тиристорам 1. Импульсы, возникающие на обмотках 9, осуществляют запуск одновибраторов 10. Длительность импульса на выходе одновибратора должна быть такой, чтобы выполнялись следующие условия: но ) зал + разо ззл рззб

20 где t„

При соблюдении указанных условий импульс напряжения, поступающий с выхода одновибратора 10 на запрещающий вход схеИзобретение относится к устройствам контроля последовательно соединенных тиристоров, содержащих импульсные трансформаторы, первичные обмотки которых включены параллельно контролируемым вентилям, а вторичные подключены через схему «ИЛИ» к индикатору.

В предлагаемом устройстве с целью повышения надежности в импульсные трансформаторы введены дополнительные вторичные обмотки, которые через одновибраторы подключены к одному из входов схем «Запрет», вторые входы которых через элемент выдержки времени подсоединены к выходу схемы

«ИЛИ», причем выходы схем «Запрет» соединены с индикатором.

Принципиальная схема устройства приведена на чертеже.

Параллельно каждому из последовательно соединенных тиристоров 1 подключена цепочка, состоящая из конденсаторов 2 и первичной обмотки 8 импульсного трансформатора

4. Концы всех вторичных обмоток 5 импульсных трансформаторов соединены со входами схемы «ИЛИ» б, выход которой подключен ко входу схемы задержки 7.:Выход схемы задержки 7 подключен ко входам схем «Запрет» 8, запрещающий вход которой соединен с концом вторичной обмотки 9 через одновибратор 10. длительность выходного импульса схемы одновибратора 10; время задержки схемы задержки 7; максимальный разброс по времени включения тиристоров l.

480i52 мы «Запрет» 8 перекрывает по времени импульсы, поступающие с обмоток 5 импульсных трансформаторов 4 через схему «ИЛИ»

6 и схему задержки 7 на другой вход схемы

«Залрет» 8. В этом случае схема «Запрет»

8 не про пускает импульсов напряжения в устройстве индикации.

В случае пробоя тиристоров 1 не происходит заряда конденсаторов 2, соответствующих поврежденным тиристорам 1, так как конденсаторы оказываются зашунтированными пробитыми тиристорами 1. В случае жс обрыва в цепи управления тиристоров не возможным оказывается разряд конденсаторов 2 через поврежденные тиристоры 1. В обоих случаях на обмотках 9 импульсных трансформаторов 4, соответствующих поврежденному тиристору 1, импульсы напряжения отсутствуют. Следовательно, отсутствует импульс напряжения на выходе одновибратора

10 и на запрещающем входе схемы «Запрет»

8, соответствующей поврежденному тиристору 1. В этом случае схема «Запрет» 8 пропустит импульсы, поступающие на ее другой вход через схему «ИЛИ» б и схему задержки 7 с обмоток 5 импульсных трансформаторов 7, соответствующих неповрежденным тиристорам 1, сигнализируя об их неисправности.

Предмет изобретения

Устройство контроля последовательно соединенных тиристоров, содержащее импульсные трансформаторы, первичные обмотки которых включены параллельно контролируемым вентилям, а вторичные подключены через схему «ИЛИ» к индикатору, отличаю15 и ееся тем, что, с целью повышения надежности, в указанные импульсные трансформаторы введены дополнительные вторичные обмотки, которые через одновибраторы подключены к одному из входов схем «Запрет», вторые входы которых через элемент выдержки времени подсоединены к выходу схемы

«ИЛИ», причем выходы схем «Запрет» соединены с индикатором.