Преобразователь цифровой код-временной интервал

Иллюстрации

Показать все

Реферат

 

14.,.

ОПИСАНИЕ

ИЗОБРЕТЕН ИЯ

„„ 482893

Союз Советскии

Социалистических

Республик (61) Дополнительное к авт. свил-ву —— (22) За я влено 21.03.73 (21) 1896679!26-21

С ПРНСОЕДИНЕПИЕМ ЗЗЯВКИ №вЂ” (23) Приоритет—

;);1убликовано 30.08.75. Ьюл7eTelib № 32

J3i 3 oil c<>ëèêOB3íHÿ описания 03.02.76.

Государственный комитет

Совета Министров СССР по делам изооретений и открытий (72) Авторы нзобретс11ия

К. П. Покровский и Д. К. Мазуренко (71) Заявитель (54) ПРЕОБРАЗОВАТЕЛЪ ЦИФРОВОЙ

КОД вЂ” ВРЕМЕННОЙ ИНТЕРВАЛ входы первы. . триггеров всех капа IOB подкл!очень! к 1< 7CXI <10 <<3апх С1<>> уCTpOHCTI33, IETOpOII вход второго триггера каждого канала через схему «ИЛИ» этого же капала соедHIIcll с выходами схем «И» других к3113лов, причем выходы схем «И» всех каналов подключены к входу счетчика через схему «ИЛИ».

Функциопа 1bH3ÿ схе-: >1,! прсооразовате 1 я цифровой код — временной и!Сгервал представлена на чертеже.

Преобразователь содер>кнт генератор квантующей последовательности, выход которого непосредственно и через отводы л Illèè задер>кки 2 подкл!Оче11 к первым 13ходам схем «И» 3 — 7 многоканального входного блока. Вторые и третьи входы охe»i «И» 3 — 7 управляются двумя группами триггеров 8 — 12 и 13 — 17. При этом в каждом к3!13лс второй вход схемы «И» соединен с прямым выходом триггера первой группы 8 — 12, с оответствующего данному каналу, 3 третий вход схемы

«И» — с инверсным выходом соответствующего триггера второй группы 13 — -17. Все "ðèããåðû первой группы 8 — 12 управляются iio первым входам импульсами «Сброс», à 110 вторым входам — импульсами «Запуск» преобразователя. В триггерах второи группы 13 — 17 все первые входы управляются импульсами

«Сброс», а второй вход триггера каждого капала подключен к выходу одной 113 схем

Нюбретение относится к области импульсной техн!!к11, а име11по, к преобразователям кода в аналог и»io>!

Известно устройство для преобразования цщррового кода 130 временной интервал, содерж>IIIIPE гcIIBp3TOp кваптм!0!ней последовательности, схему «ИЛИ» и схему совпадения, к гходам которой подключены счетчик н регистр кода, а к выходу — линия задержки.

Недостатком такого устройства является низкая To

AIcIIIIoH интервал.

С целью повышения точности преобразования в устройство введен м!югокапальпый

ВХОЧПОЙ 0,70К, СОДЕРЖащнй CCI10 линию задор>кки и в каждом канале схему

«И», два триггера и схему «ИЛИ», причем

«ыход генератора квантующей последовательности подключен к первому вхо;су схемы «И» первого капала и к входу секционировапной линии задержки, BI>lxoJlbl которой соединены с первыми входами схем «И» других каналов, второй и третий в; оды с. ем «И» каждого каН3.!I3 подключены соответственно к прямому выходу первого триггера и инверсному выходу второго триггера этого же капала, первые

Bêoäû триггеров всех каналов соединены с к;!ем мой <<СОрОс>> преобразовате..1я, вторые 3® (51) М. Кл. Н 031с 13 20 (53) У."(К 681.325 (088.8) 482893

«ИЛИ» 18 — 22, соответствующей данному каналу. В каждом канале входы схем «ИЛИ»

18--22 соединены с выходами схем «И» 3--7 других каналов. Выходы всех схем «И» 3 — -7 объединены также схемой «ИЛИ» 2, 3, выход которой подк>ночен к счетному входу счетчика 24 импульсов. Pàçðitäíûå выходы счетчика

24 соединены с входами схемы 25 совпадения, другие входы которой подключены к разрядным выходам регистра 26, хранящего преобразуемый код. Выход схемы 25 совпадения соединен с входом регулируемой линии задержки 27.

Преобразователь работает следующим or>разом.

Генератор 1 кванту1ощсй последовательности совместно с сскционированной линией çHдержки 2 формпру1от HH своих выходах последовательности импульсов, сдвинутые во времени друг относительно друга на дискрет преобразования. Эти последовательности импульсов, число которых равно числу каналов

ВКОднОГО Олокa, пост1 п>110т н>1 первые входы соответству1ощих схем «И» 3 — -7.

В исходном состоянии схемы преобразователя, в которое она устанавливается импульсом «Сброс», на все схемы «И» 3 — 7 с прямых выходог, триггеров первой группы 8 ——

12 подаются сигналы запрета, а с инверсных выходов триггеров второй группы 13 — 17 —— сигналы разрешения. Следовательно, все схемы «И» 3 — 7 не пропускают импульсные последовательности, поступающие па их первые входы.

В момент подачи импульса «Запуск» триггеры первой группы 8 — 12 переключаются и дают разрешение на все схемы совпадения

3 — 7. После первого же совпадения в любом из каналов, т. е. после появления первого же импульса на выходе схемы «И» любого капала, на выходах схем «ИЛИ» 18 — 22 остальных каналов формируются импульсы, которые переключают соответствующие пм триггеры второй группы 13 — 17 и, следовательно, устанавливают на входах соответствующих схем

«И» 3 — 7 сигналы запрета. Таким об>разом, происходит выбор канала, в котором совпадение во времени импульса «Запуск» и импульса квантующей последовательности произошло с точностгио пе хуже днскрста прсoo разования.! р

Выходные импульсы выбранного канала через схему «ИЛИ» 23 поступа1от на счетный вход счетчика 24 импульсов. В момент равсч1ства содер>кпмого счетчика 21 и регистра 26 схема 25 совпаде1шя формирует импульс, который проходит через линию задержки 27 и является выходным импульсом преобразователя. Интервал времени между импульсом

«Запуск» и выходным импульсом преобразователя пропорционален преобразующему ко1у. После выдачи преобразователем выхо;1ного импульса на вход преобразователя поступает импульс «Сброс», который устанавливает схему в исходное состояние для очередного преобразования.

Дальнейшее увеличение точности преобразования в предложенном преобразователе достигается за счет увеличения числа каналов

ВХОДНОГО ОЛОКс1. 0

Предмет изобретения

Преобразователь цифровой код — временной интервал, содержащий генератор квантующей последовательности, схему. «ИЛИ» и

2З схему совпадения, к входам которой подклк1чены счетчик и регистр кода, а к выходу— линия задержки, отгичагощийся тем, что, с целью повышения точности преобразования, в него введен многоканальный входной блок, содержащий секционированную линию задержки и в кажодм канале схему «И», два триггера и схему «ИЛИ», причем выход генератора квантующей последовательности подключен к первому входу схемы «И» первого канала и к входу секционированной линии задержки, выходы которой соединены с первыми входами схем «И» других каналов, второй и третий входы схем «И» каждого канала подключены соответственно к прямому выходу первого триггера и инверсному выходу второго триггера этого же канала, первые входы триггеров всех каналов соединены с клеммой «Сброс» преобразователя, вторые входы первых триггеров всех каналов под.!Г ключены к клемме «Запуск» устройства, второй вход второго триггера каждого канала через схему «ИЛИ» этого же канала соединен с выходами схем «И» других каналов, причем выходы схем «И» всех каналов под5р ключены к входу счетчика через схему

«ИЛИ».

482893

Составитель Ю. Рюжнн

Текред Т. Миронова орректоп А. Лвесов»

Реп иктор В. Булдаков !ереповецыы городская типография

Заказ 7940 Изд. Мо !737 Тираж 902 !!одп снос

ЦНИИПИ Государственного ко:антета Совста Министров Г(.(.Р по делам изобретений и открытий

l1Þ35, Москва. )K-25, Раун скан наб., д.:I 3