Пересчетная схема
Иллюстрации
Показать всеРеферат
482897
Предмет изобретения
15
Составитель А. Плащин
Редактор Б. Федотов Техред T. Миронова Корректор Л. Дзесов1
Заказ 7940 Изд. М !737 Тираж 902 Подписное
11НИИПИ Государственного комитета Совета Министров СССР по делам изобретений п открь>тиг>
113035, Москва, 3К-35, Раушская иаб., и. 4 5 -1срсповецкая городская типография
3 в с е х р а 3 р 5! До В о о я 3 а тел ь и О p H 1311 bl 3 o Trro сггтельных единицах записанным в IIII цифрам.
Гели состояние разряда таково, что перенос не возникает, все процессы, вызванные IIoступлением импульса. Irn этом закацчпва1отся.
Теперь перейдем к случаю, когда к приходу очередного счетного импульса в первом разряде записано и — 1, где и †основан счета— принято равным четырем. 1(моменту прихода выходного импульса с блока б на накопительном конденсаторе элемента 4 хранится напряжение, отличающееся от опорного менее чем на единицу, благодаря чему в этот момент элемент выдает выходной импульс. При этом на второй разряд счетчика поступает импульс переноса, меняя на с пппщу, благодаря чему в этот момент элемент выдает выходной импульс. Прп этом па второй разряд счетчика поступает импульс переноса, меняя на единицу фазу его выходных III31rri 71ücor3, Таким образом, первым разрядом обеспечивается пересчет íà и. Аналогичным образом работают следующие разряды.
1-1аличис привязки к импульсам опорной последовательности ограничивает быстродейc3nI1e предлагаемой схемы на уровне одной десятой частоты следования тактовых импульсов. Когда требуется большее быстродействие, на входе описанного устройства включают один — два разряда с большей разрсшаIoIucII способностью.
Пересчетная схема, содержащая генератор тактовых импульсов, синхронизатор и логические схемы «ИЛИ», отличающаяся тем, что. с целью упрощения схемы и повышения аze>«1Ioc3II, в ней выход генератора тактовых импульсов подсоединен ко всем первым входам схем «ИЛИ», второй вход первой схемы
«ИЛИ» соединен с выходом синхронизатора, а второй выход генератора тактовых импульсов подкл3очен ко входу опорной ячейки, выход которой соединен с синхронизатором, второй вход которого подключен к шине пересчета импульсов.