Устройство для линеаризации характеристик цифровых приборов
Иллюстрации
Показать всеРеферат
И С А H"И"Е jii) A83674
О П
Союз Советских
Социалистических
Республик
ИЗОБРЕТЕН ИЯ
К АВТОтСИОМУ СвйдЕТЕйЬСТЗУ (61) Зависимое от авт. свидетельства (22) Заявлено 10,04.73 (21) 1905088/18-24 с присоединением заявки ¹ (32) Приоритет
Опубликовано 05.09.75. Бюллетень № 33
Дата оп у оликования описания 23.12.75 (51) М. Кл. б 06i 15/20 йсударственный комитет
Совета Министров СССР по делам изобретений к открытий (53) УДК 631.14(088.8) (72) Авторы изобретения (71) Заявитель
В. С. Гутников и А. И. Недашковский
Ленинградский ордена Ленина политехнический институт имени М. И. Калинина (54) УСТРОЙСТВО ДЛЯ ЛИНЕАРИЗАЦИИ ХАРАКТЕРИСТИК
ЦИФРОВЫХ ПРИБОРОВ
Устройство линеаризации для цифровых приборов относится к области. электроизмерительной техники и может найти применение при измерении электрических и неэлектрических величин с использованием измерительных преобразователей, имеющих различные нелинейные выходные характеристики.
Известно устройство для линеаризации характеристик цифровых приборов, содержащее блок вычитания и суммирования импульсов, выход которого соединен со входом счетчика импульсов, соответствующие выходы подсоединены к информационным входам коммутирующей матрицы, управляющие входы которой подключены к выходам дешифратора участков, а выходы — к соответствующим входам блока вычитания и суммирования импульсов.
Недостатком устройства является требование индивидуального, порой весьма сложного, дешифратора участков при создании различных модификаций прибора.
Предлагаемое устройство позволяет упростить задачу построения различных модификаций прибора.
Для этого в устройство введены делитель частоты с переменным коэффициентом деления и дополнительный счетчик, выходы которого связаны со входами дешифратора участков, а вход — с выходом делителя частоты, вход которого соединен с выходом счетчика импульсов.
Блок-схема устройства представлена на чертеже.
Устройство содержит узел вычитания и суммирования импульсов 1, счетчик импульсов 2 прибора, коммутирующую матрицу 3, дешифратор участков аппроксимации 4, дополнитель10 ный счетчик 5 и делитель частоты 6 с переменным коэффициентом деления.
Устройство работает следующим образом.
По заранее известной выходной характери15 стике преобразователя проводится расчет устройства линеаризации. Расчет сводится к определению числа импульсов «спрямленной» выходной характеристики преобразователя, поступающих на вход счетчика 2 на каждом
20 участке, а также числа импульсов, которое необходимо вычесть или добавить на каждом участке. Таким образом, в зависимости от состояния счетчика 2 дешифратор участков 4 разрешает поступление на вход узла 1 через
25 коммутирующую матрицу 3 определенного числа импульсов, сформированных на выходах счетчика 2 в процессе счета входных импульсов. На вход счетчика 2 поступает уже линеаризованная зависимость частоты от измеряе30 мого параметра.
483674
Составитель А, Недашковский
Техред Е. Подурушина
Редактор Л. Утехина
Корректоры: В. Петрова и О. Данишева
Заказ 3066/15 Изд. № 997 Тираж 679 Подписное
ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий
Москва, Ж-35, Раушская наб., д. 4/5
Типография, пр. Сапунова, 2
Импульсы на вход делителя частоты 6 подаются с соответствующего выхода счетчика 2, выбор которого, так же как и коэффициента деления делителя 6, производится таким образом, чтобы в пределах рабочего диапазона входной частоты („на вход счетчика 5 поступило число импульсов, определяемое числом требуемых участков аппроксимации. В связи с этим при изменении нелинейности выходной характеристики преобразователя, а также при изменении рабочего диапазона измеряемой величины изменению подлежит лишь коэффициент деления делителя 6, что выполняется достаточно просто. Кроме того, изменяются соответствующие связи в наборном поле матрицы 3, а дешифратор участков не меняется.
Предмет изобретения
Устройство для линеаризации характеристик цифровых приборов, содержащее блок вычитания и суммирования импульсов, выход которого соединен со входом счетчика импульсов, соответствующие входы подсоединены к информационным входам коммутирующей матрицы, управляющие входы которой подключены к выходам дешифратора участков, а выходы — к соответствующим входам блока вычитания и суммирования импульсов, о т л и ч а ющ е е с я тем, что, с целью упрощения устройства, в него введены делитель частоты с переменным коэффициентом деления и дополнительный счетчик, выходы которого связаны со входами дешифратора участков, а вход — с выходом делителя частоты, вход которого соединен с выходом счетчика импульсов.