Устройство для вычисления обратной величины
Иллюстрации
Показать всеРеферат
ОПИСАНИЕ
ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ пп 4863IS
Союз Советских
Социалистических
Республик (61) Дополнительное к авт. свид-ву (22) Заявлено 22.01.73 (21) 1877631/18-24 с присоединением заявки № (51) М. Кл. 6 06f 7/38
Совета Министров СССР ло делам изобретений и открытий
Опубликовано 30.09.?5. Бюллетень ¹ 36
Дата опубликования описания 26.02.?б (53) УДК 681.325.5 (088.8) (72) ABTopbt изобретения
Н. П. Болтачев, А. С, Верзаков, П. А. Зубцов, Н. E. Лях и В. В. Михайленко
Челябинский политехнический институт имени Ленинского комсомола (71) Заявитель (54) УСТРОЙСТВО ДЛЯ ВЪ|ЧИСЛЕНИЯ ОБРАТНОЙ ВЕЛИЧИНЫ
Государственный комитет (23) Приоритет
Изобретение относится к области вычислительной техники и может быть использовано при построении специализированных вычислительных устройств цифровых электроизмерительных приборов.
Известно устройство для вычисления обратной величины, содержащее два счетчика, две группы элементов «И», блок памяти, накапливающий сумматор, элементы «И» и
«ИЛИ», два блока задер кки, блоки вычитания и умножения. Вход устройства соед|шен со счетным входом первого триггера первого счетчика, у которого выход последнего триггера связан с входом первого блока задержки и первым входом элемента «И». Информационные выходы триггеров счетчика подключены к одноименным входам первой группы элементов «И», выходы этих групп элементов «И» — к первой группе одноименных входов накапливающего сумматора, а вторая группа входов сумматора — к одноименным информационным выходам второй группы элементов «И», информационные входы которой соединены с одноименными выходами триггеров второго счетчика. Выход первого блока задержки подсоединен к входу блока па мяти, выход блока памяти — к второму входу элемента «И». Выход элемента «И» соединен с первым входом блока умножения, второй вход блока умножения — с управляющими входами первой группы элементов «|1», счетным входом первого триггера второго счетчика и выходом блока вычитания. Выход блока умножения подключен к первому входу элемента «ИЛИ», второй вход которого связан с выходом последнего триггера накапливающего сумматора, а выход — к первому входу блока вычитания, второй вход которого соединен с выходом второго блока задержки, 10 а вход последнего — с управляющими входами второй группы элементов «И».
Однако такое устройство характеризуется сложностью аппаратурной реализации portoлнительных операций, связанных с обеспече15 нием заданной точности и необходимости проведения вычисления по специальным таблицам и числовым диаграммам для каждого конкретного числа разрядов счетчиков.
Цель изобретения — повысить точность устройства.
Для этого в него введены дополнительный элемент «И» и триггер, причем первый вход дополнительного элемента «И» соединен с входом устройства, второй вход — с выходом блока памяти. а выход — со счетным входом триггера и входом второго блока задержки.
Выход триггера связан со счетным входом первого триггера накапливающего сумматора.
Схема устройства представлена на чертеже, где 1 — счетчик; 2 — блок задержки; 3— — -1 ) .1 х г 1р
1 Я
1 1
Составитель В. Тюрин
Текред М. Се,"синов
Реда. .тор И. Грузова
Корректор А. Дзесова
Заказ 141/2 Изд. ¹ ISS1 Тираж 679 Подписное
1 НИИПИ Государственного когиитета Совета Министров СССР по дела: » изобретений и открытий
Москва, Я(-35, Раушская наб., д. 4/5
Типография, пр. Сапунова, 2 рого соединен с вторым входом элемента
«И»; выход элемента «И» соедин н с п. „выч входом блока умножения, второи вход котрого соединен с управляющими входами первой группы элементов «И», счетным входом первого триггера второго счетчика и выходом блока вычитания; выход блока умножения соединен с псрвь|м входом элемента «ИЛИ», второй вход которого соединен с выходом последнего триггера накапливающего сумматора, а выход — с первым входом блока вычитания, второй вход которого соединен с выходом второго блока задержки, вход которого сое;;инсн с управляющими входами второй группы элементов «И», о т л и ч а ю щ е е с я тем, что, с целью увеличения точности, в него введены дополнительный элемент «И» и триггер, причем первый вход дополнительного элемента «И» соединен с входом устройства, второй вход — с выходом блока памяти, а выход — со счетным входом триггера и входом второго блока задержки; выход триггера соединен со счетным входом первого триггера накапливающего сумматора.