Устройство для контроля и управления электропитанием электронной вычислительной машины
Иллюстрации
Показать всеРеферат
ОПИСАНИЕ
ИЗОБРЕТЕНИЯ
К АВТОРСТВ(ОМУ СВИДЕТЕЛЬСТВУ и 48 7 389
Союз Советских
Социалистических
Республик
Т ь (61) Дополнительное к авт. свид-ву (22) Заявлено 30.03.73 (21) 1902775/18-24 с присоединением заявки № (51) М. Кл. G 06f 11/02
Совета Министров СССР по делам изобретений и открытий (53) УДК 681.325(088.8) Опубликовано 05.10.75, Бюллетень ¹ 37
Дата опубликования описания 20.01.76 (72) Авторы изобретения
О. К, Щербаков и Ю. С. Гаврин (71) Заявитель (54) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ И УПРАВЛЕНИЯ
ЭЛЕКТРОПИТАНИЕМ ЭЛЕКТРОННОЙ ВЫЧИСЛИТЕЛЬНОЙ
МАШИНЫ
Государственный комитет (23) Приоритет
Изобретение относится к области вычислительной техники.
Известны устройства для контроля и управления электропитанием ЭВМ, содержащие блок приема и выдачи сообщений, первый выход которого через последовательно соединенные дешифратор адреса номера и группы источника питания, регистр адреса номера и группы источника питания, блок выборки напряжения источника питания, соединенного другим входом со входом подключения источника питания устройства, и преобразователь напряжение — код соединен с первым входом блока приема и выдачи сообщений, вторые вход и выход которого соединены соответственно со входом и выходом связи с 3ВМ устройства, и дешифратор ошибки, выход которого через блок управления шаговыми двигателями соединен с управляющим выходом устройства.
Однако такие устройства не допускают регулировки значений напряжений питания в процессе работы ЭВМ.
В предложенном устройстве этот недостаток устранен.
Устройство отличается от известных тем, что оно содержит блок вычисления ошибки, входы эталонного и текущего значений напрякения которого подключены к третьему выхо2 ду блока приема и выдачи сообщений и выходу преобразователя напряжение †к соответственно, а информационный и управляющий выходы соединены с соответствующими
5 входами дешифратора ошибки, а также тем, что в блоке вычисления ошибки входы эталонного и текущего значений напряжения через регистр эталонного значения напряжения и регистр текущего значения напряжения соот1О ветственно соединены со входами сумматора, выход которого через регистр результата соединен с информационным выходом блока вычисления ошибки, а другой выход регистра результата через схему сравнения, подклю1э ченную другим входом к выходу регистра эталонного значения кода ошибки, соединен с управляющим выходом блока вычисления ошибки.
На фиг. 1 дана блок-схема предложенного зо устройства; на фиг. 2 — блок-схема блока вычисления ошибки.
Устройство содержит блок приема и выдачи сообщений 1, дешифратор адреса номера и группы источника питания 2, преобразова25 тель напряжение-код 3, блок вычисления ошибки 4, дешифратор ошибки 5, блок управления шаговыми двигателями 6, блок выборки напряжения источника питания 7, регистр адреса номера и группы источника питания 8, Зо вход связи 9 ЭВМ, выход связи 10 с ЭВМ, 487389
3 вход подключения источника питания 11 и управляющий выход 12.
Блок вычисления ошибки 4 содержит регистр эталонного значения напряжения 13, регистр текущего значения напряжения 14, сумматор 15, регистр результата 16, схему сравнения 17, регистр эталонного значения кода ошибки 18, вход эталонного значения напряжения 19, вход текущего значения напряжения 20, информационный 21 и управляющий
22 выходы.
Устройство работает следующим образом.
По сигналам на входе 9 связи с ЭВМ блок выборки напряжения источника питания 7 подключает через вход 11 ко входу преобразователя напряжение-код 3 тот источник питания (на чертеже не показаны), группа и номер в группе которого поступили из блока приема и выдачи сообщений 1 в регистр 8.
Измеренное напряжение с преобразователя 3 передается на регистр 14 блока вычисления ошибки 4 в дополнительном коде, а эталонное значение напряжения, поступающее по входу
9 в блок приема и выдачи сообщений 1, записывается в регистр эталонного 13 блока вычисления ошибки 4.
Результат сложения эталонного и текущего значения напряжения заносится в регистр 16 и сравнивается с помощью схемы сравнения
17 с содержимым регистра 18. Если в результате сравнения окажется, что содержимое регистра 16 по абсолютной величине больше, чем содержимое регистра 18, то содержимое регистра 16, код ошибки, передается на информационный выход 21 и далее на дешифратор ошибки 5 и блок управления щаговыми двигателями 6, где код ошибки преобразуется в число шагов и нужное направление вращения шагового двигателя (на чертеже не показан). Если содержимое регистра 16 по абсолютной величине меньше, чем содержимое регистра 18, то содержимое регистра 16 гасится.
Предмет изобретения
1. Устройство для контроля и управления электропитанием электронной вычислительной машины, содержащее блок приема и выдачи сообщений, первый выход которого через последовательно соединенные дешифратор адреса номера и группы источника питания, регистр адреса номера и группы источника питания, блок выборки напряжения источника питания, соединенного другим входом со входом подключения источника питания устройства, и преобразователь напряжение †к соединен с первым входом блока приема и выдачи сообщений, вторые вход и выход которого соединены соответственно со входом и выходом связи с ЭВМ устройства, и дешифратор ошибки, выход которого через блок управления шаговыми двигателями соединен с управляющим выходом устройства, о т л и ч а ю щ ее с я тем, что, с целью расширения области применения, оно содержит блок вычисления ошибки, входы эталонного и текущего значений напряжения которого подключены к третьему выходу блока приема и выдачи сообщений и выходу преобразователя напряжение — код соответственно, а информационный и управляющий выходы соединены с соответствующими входами дешифратора ошибки.
2. Устройство по п. 1, отличающееся тем, что в блоке вычисления ошибки входы эталонного и текущего значений напряжения через регистр эталонного значения напряжения и регистр текущего значения напряжения соответственно соединены со входами сумматора, выход которого через регистр результата соединен с информационным выходом блока вычисления ошибки, а другой выход регистра результата через схему сравнения, подключенную другим входом к выходу регистра эталонного значения кода ошибки, соединен с управляющим выходом блока вычисления ошибки.
487389
Фаг/
Составитель Г. Сорокин
Техред Т. Миронова
Корректор Т. Миронова
Редактор Л. Утехина
Типография, пр. Сапунова, 2
Заказ 3269/3 Изд. № 37 Тираж 679 Подписное
ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий
Москва, Ж-35, Раушская наб., д. 4/5