Система для обмена данными управляющей вычислительной машины с периферийными устройствами
Иллюстрации
Показать всеРеферат
ОПИСАНИЕ
ИЗОБРЕТЕН ИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
;))! 49OII5
Сак)з Советских
Социалистическ!!х
Республик (61) Дополн)пельное к авт. свпд-ву (22) Заявлено 17.11.72 (21) 1847887. 18-24 с присоединением заявки ¹ (51) М. 1(л, О 06f 3, 04
Совета Министров СССР по делан изобретений и открытий
Опубликовано 30.10,75. Бюллетень ¹ 40
Дата опубликования описания 16.02.76 (53) УДК 681.326(088.8) (72 ) А )торы
f! 3c) )р»1е«))! я
В. М, Антимиров и T. В. Орлова (71) Заявитель (54) СИСТЕМА ДЛЯ ОБМЕНА ДАННЫМИ УПРАВЛЯЮЩЕЙ
ВЫЧИСЛИТЕЛЬНОЙ МА111ИНЫ С ПЕРИФЕРИЙНЫМИ
УСТРОЙСТВАМИ
Государственный комитет (23) Приоритет
Изобретение относится к вычислительной технике.
Известны системы для обмена данными, содержащие регистр обмена, периферийный регистр, выход которого через регистр обмена соединен со своим входом, блок выбора приоритета, блок управления, входы которого соединены соответственно с управляющим выходом центрального процессора и выходом блока выбора приоритета, блок управления периферийным устройством, первый выход которого соединен с входом блока выбора приоритета, первый выход блока управления подключен к управляющему входу регистра обмена, соединенного информационными шинами с центральным процессором.
Известные системы не позволяют производить прием данных с периферийного устройства при одновременной передаче ему данных, и, кроме того, в них отсутствует возможность переключения синхронизирующих цепей периферийного регистра, из-за чего этот регистр не может быть использован в других режимах.
Все это увеличивает затраты времени на обмен и тем самым снижает пропускную способность системы.
Цель изобретения — повышение пропускной способности системы для оомена.
Это достигается тем, что в предлагаемую систему введен коммутатор, первый и второй входы которого соединены соответственно с первым выходом блока управления и вторым выходом блока управления, периферийным устройством, управляющий вход соединен с вторым выходом блока управления, выход подключен к управляющему входу периферийного регистра.
На чертеже представлена схема предлагае10 мой системы для обмена.
Она содержит регистр обмена 1, центральный процессор 2, блок 3 выбора приоритета, блок 4 управления, блок 5 управления периферийньп| устройством, коммутатор 6, пери15 ферпйный регистр 7.
Регистр обмена 1 соединен с центральным процессором 2 шинами, по которым производится обмен информацией в параллельном коде между процессором и регистром. Управ20 ление регистром 1 осуществляет блок управления 4. Первый вход блока 4 соединен с управляющим выходом центрального процессора, а второй вход соединен с выходом блока
3 выбора приоритета. Выход блока управле23 ния соединен с управляющим входом коммутатора 6. Выход последнего соединен с управляющим входом периферийного регистра
7. Первый вход коммутатора соединен с выходом блока управления, а второй вход сое30 динен с выходом блока 5 управления перифе4Ч011() 7
Рий;!Ь)м . T))oHcTB030,7)"i Poli Bhl o KO."oPol
c,)c If!i. !: с H (1 10ì б)Ок)! 3 Вь!Оор Приори7с-! .я . 1 I II(f) оомеия 1 сь>11 и! с исрифс))и!!Пь!31
РОГ!!cTP 0 >>1 и)и!113 м и, 1,15! П(.))сд(! I lt и и (1)0)3»! ЯП1111
И 3 Р (. Г1! С! „) и В Р C l И С Г )) 110 CЛ (ДО 1311 ГЕ?! Ь И Ь1 Ы Х ОДОМ.
Р()мси информацией Mo>I(CT производиться
1(Bf(!ТО ИИИЦИ(IТИВС ПС!IÒi)а.ll>1!OÃÎ II!)011LCCOP3, КОТ 0 31>!É (1)0)) миР ет В этo) I с. 5 >1 lc c!1 1 11Bë, ПОС !3 СИЯ)ощнй В ОЛОК ) >> Il)3 ЯВ;I Р!11151, т()К 11 11 )
:lliHHèBòèHp перифер)!иного устройства, которое формирует сигнал, поступа:ощий из его б, 10H<1 !), ???? ib.l????????>!сре?> ()Лок 3 Выооl)я !Ipli0pi1òå и(! Вход О 70ка 4 >) правления.
Блок управления, получив сигнал, вырабатыВЯе1 кОмЯнду переклlочения, поступающу!о Ira коммутатор 6, который производит отключение от периферийного регистра сигналов блока 5 и подключает к регистру 7 управляющую синхроиизирующую последовательность, выраоатываему!о блоком 4 управлpíèÿ, СиихpîïèBII)))>f0ùÿÿ последовательность поступает при этом иа оба регистра 1 и 7.
Ипфорыяция с Выходя poÃïñòj)я 1 под действием синхронизирующей последовательности поступает в последовательном коде на вход регистра 7, информация с выхода которого в это 5ке время поступает на вход регистра 1. После окончания перезап le!i блок 4 управления прекращает выработку синхро)(изирующей последовательности и снимает с;!гнал переключения. При этом от периферийного регистра 7 отключается блок 4 управления и подключается блок О. Центральный процессор производит считывание информации c:)егпстра 1 параллельным кодом.
Пр fl зап))си информации l3 HPpif())Ppftjll! I;:li
1) сг! Iс) Р цс 1тР Ял1>!I hl ll и,) 011сс(Оп В!!Я Я.1 P. ЗBВись!в!!с 1 .)фор яцию и ре. 1!с! р 1 и з;!тphl
)Op )) il)) T П j) B В;1я101 ) 1 ill С.l ГIIB,I, ПОСТупаlощш! ПЯ блок 4 управления. Дальнейшая работа Hpoltcx0;If.1 тик)кс, к;lк и ilpif ciIHc!>IBBиии ии(рормации с нери())eриii! ог(3 устройства.
Предмет изобр(тсния
Система для Обмена да:пыми управля)ощей вычислительной машины с пер,!фсрийными
3 стооиствами, содерткащяя рег. IcTp Обмена, перт!фер!!йный регис-р, выхо,t которого через регистр обмена соединен со своим входом, олок выоора приор:TpTB, блок управления, Входы которого соединеиь) соответственно с управляюгцим выходом центрального процессора и выходом блока выбора пр IopHTcTB, блок управлен:!я периферийным устройством, первый выход которого соед:шеи с входом блока выбора приоритета, первый выход блока управления подключен к управляющему входу регистра обмена> соедине !ного информационными и инами с центральным процессором, отличающаяся тем, что, с целью повышения пропускной способности, в систему введен коммутатор, первый и второй входы которого соединены соответственно с первым выходом блока управления и вторым выходом блока управления периферийным устройством, управляющий вход соединен с вторым выходом блока управления, выход подключен к управляющему входу периферийного регистра.
490115
Составитель А. )Керенов
Техред М. Семенов
Редактор Е. Караулова
Корректоры: В. Петрова и О. Данишева
Типография, пр, Сапунова, 2
Заказ 3391/10 Изд. № 1942 Тираж б79 Подписное
L1HHHHH Государственного комитета Совета Министров СССР по делам изобретений и открытий
Москва, К-35, Раушская наб.. д. 4/5