Постоянное запоминающее устройство

Иллюстрации

Показать все

Реферат

 

(») 49И56

Сею Советснну

Социал - стичесинх

Ресеу1лик (61) Дополнительное к авт. свид-ву (22) Заявлено 10.03.74 /21) " 006664/18-24 (51) М. Кл, G 1lс 17, 00 с присоединением заявки X

Государственный комитет (23) Приоритет

Опубликовано 05,11.75. Бюллетень М 41

Дата опубликования описания 20.02.76

Совета Министров СССР оо денем изобретений и открытий (53) УДК 681 327 66 (088.8) (72) Авторы изобретения

А. С. Жерненко, М. П. Клушанцев и В. С. Ляхович

Северо-западный заочный политехнический институт (71) Заявитель (54) ПОСТОЯННОЕ ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО

Изобретение относится к области вычислительной технике.

Известны ПЗУ, содержащие регистр адреса, выход которого соединен со входом дешифратора, выход которого подключен ко входу накопителя. Выход накопителя через блок усилителей считывания соединен со входом регистра числа.

Недостатком известного ПЗУ является жесткое соответствие информации, зашитой в накопителе, B связи с чем невозможна перекомпановка замкнутых информационных массивов, хранящихся в накопителе без изменения прошивки блоков накопителя или увеличения емкости ПЗУ.

Целью изобретения является расширение емкости устройства.

Эта цель достигается за счет введения в состав ПЗУ блока модификации адресов считанной информации, два входа ко-орого соединены с выходами блока усилителей считывания, третий — с вторым выходо I регистра адреса, а выход — со вторым входом регистра числа.

На чертеже дана схема устройства.

Вход накогштеля соединен с выходом дешифратора 2, вход которого соединен с первым выходом регистра адреса 3. Второй выход регистра адреса 3 подключен к третьему входу блока модификации адресов 4, два других входа которого соединены с выходом блока усилителей считывания 5, выходом подключенного ко входу регистра числа 6.

ПЗУ работает следующим образом.

5 Импульсные сигналы информационного слова, считанные с накопителя 1 и поступившие на вход блока усилителей считывания 5, передаются в блок модификации адресов. При этом сигналы иемодпфпцируемых разрядов

1р слова поступают непосредств-нно на регистр числа 6, а сигналы модифицируемых разрядов в зависимости оТ наличия признака модификации либо фиксируются в самом блоке модификации, либо поступают иа регистр числа

15 6 в случае отсутствия этого признака.

Таким образом, блок модификации адресов позволяет бсз иерешивк.t информации получать на входе регистра числа, необходимые при решешш зад".÷è, что приводит фактически к увели.сншо информационной памяти устройств а П 3У.

Предмет изобретения

Постоянное запоминающее устройство, содержащее регистр адреса, первьш выхо t, которого соед|и1ен со входом дешифратора, выход которого подключен ко входу накопителя, выход которого через блок усилителей с штывания подключен к первому входу регист3Q ра числа, отличающееся тем, .то, с целью

49115б

Составитель В. Вакар

Крректор Л. Орлова

Редактор Л. Утехина

Техред А. Камышникова

Заказ 85, 16 Изд. М 70 Тираж 648 Подписное

ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий

Москва, К-35, Раушская наб., д. 4/5

Типография, пр. Сапунова, 2 расширения емкости устройства, в него введен блок модификации адресов считанной информации, два входа которого соединены с выходами блока усилителей считывания, третий — с вторым выходом регистра адреса, а выход — со вторым входом регистра числа.