Постоянное запоминающее устройство

Иллюстрации

Показать все

Реферат

 

ОПИСАНИЕ

ИЗОБРЕТЕН Ия (11) 49тит57

Союз Советских

Социалистических

Республик

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (61) Дополнительное к авт. свил-ву (22) Заявлено 12.04.74 (21) 2014845/18-24 с присоединением заявки № (23) Приоритет

Опубликовано 05.11.75. Бюллетень № 41

Дата опубликования описания 02.02.76

151) Ч, Кл, 6 1lс 17 00

Государственный комитет

Совета Министров СССР по делам изобретений и открытий (5З) ДК 681.З27.66 (088.8) (72) Автор изобретения

В. И. Шилинговский (71) Заявитель (54) ПОСТОЯННОЕ ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО

Изобретение относится к области вычислительнои техники и может быть использовано в ЗУ ЦВМ.

Известны ПЗУ, содержащие регистр и преобразоBатель параллельного кода в последовательный.

Однако быстродействие таких ПЗУ недостаточно и они содержат большое количество запоминающих элементов.

Целью изобретения является повышение быстродействия устройства и его упрощение.

Для достижения этой цели в устройство введены элементы «И» и «ИЛИ». Первые входы элементов «И» соединены с выходами регистра, вторые — — с соответствующими адресными шинами, а выходы -- со входа Iи элемента «ИЛИ».

На чертеже изображена схема ПЗУ с восьмиразрядным регистром сдвига.

ПЗУ содержит регистр 1, состоящий из триггеров 2 — 9. Часть выходов реп1стра соединена с первыми входами элементов «И»

10 — 14, выходь; которых подклю1ены ко входам элемента «ИЛИ» 15. Входами триггероз

2 — 9 соединены с логическими шинами сбр;,са 16, нуля 17, единицы 18, сдвига 19 и ввода информации 20. Вторые входы элементов «И» соединены с адресными шинами 21 — 25.

Каждый триггер регистра соединен либо с логической шиной нуля 17,.либо с логической шиной единицы 18. Это соединение определяет информацшо, записываемую в триггер импульсом, подаваемым по,гогической шш1с вво5 да информации.

ПЗУ работает следующим образом.

Импульсом по шине сброса 16 регистр 1 устанавливается в нулевое состояние. Ilo одной из адресных шип адресный импульс noIp дается на второй вход подключенного к ней элемента «И». Одновременно импульс подается на шину ввода информации 20. Этим импульсом триггеры 2 — 9 устанавливаются в состояние, соответствующее их соединеишо с ло15 гическик и шинами нуля или ед1шицы.

Через элемент «И», на который был подан адресный импульс, информация с подключенного к его первому входу триггера передается па элемент «ИЛИ» 15, с выхода которого поступает на выход устройства.

Затем по шине сдвига 19 подаются импульсы сдвига, и с триггера с.1итываются следующие разряды выбираемого числа. Для считывания и-разрядного числа необходимо произвести гг — I сдвиг.

При выборе соответствующего кода ориентированной цепи в устроистве для хранения

m n-разрядных чисел может быть использован регистр разрядности m+n — 1.

491157

Предмет изобретения

17

f9 (fJ

Составителе В. Фролов

Корректор Е. Хмелева

Техред А. Камышникова

Редактор Л. Утехина

Заказ 40/15 Изд. № 70 Тираж 648 Подписное

ЦНИИПИ Государственного комитета Совета Министров СССР по делам пзобрстсн и и открытий

Москва, ОК-35, Раушскав иаб., д. 4, 5

Типографии, пр, Сап иова, 2

Постоянное запоминающее устройство, содержащее регистр, входы которого соединены с соответствующими логическими шинами, и адресные шины, отличающееся тем, что, с целью повышения быстродействия и упрощения устройства, оно содержит элементы

«И» и «ИЛИ»; причем первые входы элементов «И» соединены с соответствующими выходами регистра, вторые — с соответствующими

5 адресными шинами, а выходы — со входами элемента «ИЛИ».