Оперативное запоминающее устройство с блокировкой неисправных ячеек
Иллюстрации
Показать всеРеферат
Со:оз Советских
Со садистических
Респубп ..с (11) 4929 35 (61) Дополнительное к авт. свид-ву (22) Заявлено 16. 11.73(21)1971866/18-24 с присоединением заявки № (23) Приоритет (43) Опубликовано25.11.7 Бюллетень № 43 (45} Дата опубликования описания 11.02.76 (51) М. Кл.
5 11с 29/00
Государственный комитет
Совета Министров СССР оо делам изобретений и открытий (53} УДК 68 ..327 (088.8 ) П, Типикин, E. A. Бабкин и Г, П. Денисова (72) Авторы изобретения
Курский п титехнический институт (71) Заявитель (54} ОПЕРАТИВНОЕ ЗАПОМИНАЮДЕЕ УСТРОЙСТВО
С БЛОКИРОВКОЙ НЕИСПРАВНЫХ ЯЧЕЕК
Изобретение относится к области запоминаюших устройств, Известно оперативное запоминаюшее устройство с блокировкой неисправных яче ек, содержашее первый регист адреса, подключенный через дешифратор адреса к накопителю, соединенному с регистром числа. второй регистр адреса и блок управления.
Предлагаемое устройство отличается от известного тем, что с целью упрошения устройства и повышения надежности
: его работы оно содержит схему сравнения, счетчик и дополнительный регистр, входы которого соединены с выходами первого регистра адреса, входы схемы сравнения подключены к выходам дополнительного рогистра и второго регистра адреса, выход схемы сравнения и вход счетчика соединены с блоком управления, а выход счетчика подключен к накопителю.
На чертеже изображена блок-схема ,устройства, Устройство содержит накопитель 1, ьключаюший основное и дополнительное поля элементов памяти, первый регистр адреса 2, дешифратор адреса 3, регистр
5 числ 4, второй регистр адреса 5, слу жаший для хранения кода адреса неисп равной яч йки, дополнительный регистр
6, предназначенный для хранения кода ,текушего адреса, схему сравнения 7, счет10 чик 8 и блок управления 9.
Входы регистра 5 соединены с выхо дами регистра 2. Входы схемы сравнения
7 подключены к выходам регистров 6 и
:5. Выход схемы 7 и вхсд счетчика 8 ссеlS !динены с блоком управления 9, а вы од счетчика 8 подключен к накопителю 1, При работе устройства код адреса поступает на первый регистр адреса 2. Че рез регистр числа 4 производится прием
20;и выдача информации в накопителе 1. В счетчике 8 хранится код адреса свобод ной в.данный момент ячейки из дополни, тельного поля, Если при работе устройст. ва обнаружится неисправная ячейка (необходимая для этого =хема контроля на блок492935
Состаи тель B. Рудаков
Техред A. Демьянова:
Корректор В. Микита
Редактор О, Стенина
Тираж 48
Заказ 1 189
Подписное
ЦНИИПИ Государственно с комитета Совета Министвов СССР по делам изобретений и открытий
113035, Москва, Ж- 35, Раушская наб., д. 4/5 филиал ППП Патент, 1. Ужгород, ул. Гагарина, 101 схеме не показана), то информация из нее послс-. исправления записывается в ячейку дополнительаого поля по адресу, храняшемуся в счетчике 8, а ход адреса неисправной ячейки из регистра 2 переписывается на регистр 5. Далее вся программа, хранящаяся в устройстве, покомаь. q rz считывается из накопителя, а адресна| часть каждой команды поступает на регистр 6.
Схема 7 сравнивает содержимое реги< zpa 6 с кодом адреса неисправной ячейки.
При совпадении сравниваемых адресов схсма сравнения 7 выдает в блок управлени
9 сигнал, разрешаюший исправление адресной части считанной команды на адрес, записанный в счетчике 8.
Если же сравниваемые адреса не совпадают, считанная команда не изменяется
После исключенич адреса неисправной ячейки содержимсе счетчика 8 по сигналу блока управления . 9 увеличивается на еди нпцу формирования адреса следующей свободной ячейки дополнительного поля, а устройство далее функционирует как обычно.
Формула изобретения
Оперативное запоминаюшее устройство с блокировкой неисправных ячеек„ содержашее первый регистр адреса, подключен-. ный через дешифратор адреса к накопителю, соединенному с регистром числа, второй регистр адреса и блок управления, о т л и ч а ю ш е е с я тем, что, с пелью упрошения устройства и повышения надежности его работы, оно содержит схему сравнения, счетчик и дополнительный регистр, входы которого соединены с выходами первого регистра адреса, входы схемы сравнения подключены к выходам
26 дополнительного регистра и второго регист-i, ра адреса, выход схемы сравнения и вход счетчика соединены с блоком управления, а выход счетчика подключен к накопителю.