Вероятностный коррелометр

Иллюстрации

Показать все

Реферат

 

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

<и) 497590

Союз Советских

Социалистических

Республик (61) Дополнительно к авт. свид-ву (22) Заявлено 14.10.74 (21) 2067112/18-24 (51) М, Кл, С 06f 15, 34 с присоединением заявки №

Государственный комитет (23) Приоритет

Опубликовано 30,12.75. Бюллетень Ха 48

Дата опубликования описания 15.00.76

Совета Министров СССР по делам изобретений и открытий (б"„.) >ДК 681.323.:10.2 (088.8) (72) Авторы изобретения (71) Заяв ители

Е. Е. Владимиров, В. Г. Корчагин, 10. Б. Садомов и Л. М. Хохлов

Государственное союзное конструкторско-технологическое бюро по проектированию счетных машин и Опытный завод (54) ВЕРОЯТНОСТНЫЙ КОРРЕЛОЧЕТР

Изобретение относится к области вычпслительной техники и предназначено для статистической обработки информации, используемой для решения большого класса нау.чно-технических задач.

Известен вероятностный корр елометр, содержащий блок элементов «ИЛИ», подключенный выходами к первой группе входов триггерного регистра, соединенного выходами с входами блока инверторов. Первая труппа входов блока элементов «ИЛИ», вторая группа входов трпггерного регистра и первый вход блока анализа знака подключены к выходам блока вентилей.

Однако такой коррелометр имеет большое количество многоразрядных сдвигающих регистров и разнотипных узлов, требующих большого количества активных элементов, что приводит к понижению надежности устройства, увеличению стоимости и уменьшению регулярности,и однородности.

Цель изобретения — упрощение и, следовательно, повышение надежности коррелометра.

Это достигается тем, что в корреломстр введены логический блок оперативной памяти и логический блок постоянной памяти, причем выходы логического блока постоянной памяти подключены к входам блока вентилей, выходы блока вентилей — к входам логического блока постоянной памяти и к первой группе входов логического блока оперативной памяти, другие входы которого соединены соответственно с входами коррелометра, с выходом блока анализа знака и соответствующим выхоб дами блока инверторов, а выходы логического блока оперативной памяти связаны с входами блока элементов «ИЛИ».

На чертеже представлена блок-схема вероятностного коррелометра.

10 Вероятностный коррелометр содержит логический блок 1 оперативной памяти и логический блок 2 постоянной памяти,.блок 3 анализа знака, блок 4 элементов «ИЛИ», блок 5 вентилей, тритгерный регистр 6 и блок 7 пц15 вор торов, Принцип действия устройства состоит в следующем.

Перед началом вычислений ячейки памяти логического блока 1 оперативной памяти, хра20 нящие значения т,, т, обновляются. Текущие значения Х, подаются в 0-ю ячейку памяти блошка 1, а знак — в 1-ю ячейку. Одновременно текущие значения X,(Y,) поступаю- в выделенную ячейку памяти, а знак — в узел ана25 лиза знака. Затем осуществляется циклический сдвиг ч исел Х; р, находящихся в 0-й ячейке на р позиций вправо. Каждое из чисел

Х; р при циклическом сдвиге преобразуется в отведенной зоне логического блока 2 постоян30 ной памяти.

497590 ределения статистических характеристик переходят к режиму. вывода данных.

Использование логичеаиих блоков запоми нания выгодно отличает аписанный вероят5 ностный коррелометр от известных, так как уменьшается количество актиеных элементов, повышается надежность, регулярность и однородность, что делает устройство более технологичным и сокращает сроки внедрения, 10

Вероятностный коррелометр, содержащий блок элементов «ИЛИ», подключенный выхо15 дами к первой,пруопе входов тригтерного регистра, соединенного выходами с входами инверторов блока инверторов, первая группа входов блока элементов «ИЛИ», вторая группа входов триггерного регистра и первый вход

20 блока анал иза знака подключены к выходам блока вентилей, отличающийся тем, что, с целью упрощения коррелометра, он содержит логический блок оперативной памяти и логический блок постоянной памяти, выходы

25 которого подключены к входам блока вентилей, выходы которого соединены соответственно с входами логического блока постоянной памяти и с первой группой входов логического блока оперативной памяти, другие входы

ЗО которого подключены соответственно к входам коллелометра, к выходу блока анализа знака и к соответствующим выходам блока инверторов, а выходы логического блока оперативной памяти соединены с соответствуюз5 щими входами блока элементов «ИЛИ».

Корректор О. Тюрина

Составитель В. Жовинский Редактор И, Грузова

Тираж 079 Подписное

ЦНИИПИ Заказ 1092 14 Изд. № 2120

Во время р сдвигов Х;(У;), находящиеся в ячейке памяти блока 1, р раз,преобразуются в соответствующей зоне блока 2, Значения т„(т„) получаются суммированием единичных значений с блока 2 в определенные моменты времени на соответствующих ячейках блока 1(3 — N-я ячейки).

Значения D,(Р„) формируются во 2-й ячейке, которая управляется частными значен иями произведений Х, (Х,Y;). Перед центрированием значений X;(Y,) значвния m„(m„) с клавиатуры заносятся в соответствующие ячейки блока 1, а затем проводит я суммирован ие.

При поступлении текущего значения X;(Y,) осуществляется вычитание Х; — m„(Y; — m ).

Пр и одновременном поступлении текущих значений двух процессов вначале центрируется

Х;, а затем У;. После суммирования значения

Х; — m,, подаются в 0-ю ячейку блока 1, а значения у; — т„ — в выделенную ячейку со сдвигом в сторону старших разрядов, определяемых значением масштабного коэффициента. Затем вычисляются ординаты R (), (Rù(ð)), хранящиеся в 3 — N-й ячейках и, передаются в 0-ю ячейку, После этого начинаются вычисления ординат 5„©, Сначала формируется соответствующий аргумент косинуса, по которому из блока 2 выдается требуемое значение в блок 1, где проводится его перемножение на значение ординаты Й®, вероятностно преобразованной в блоке 2, для чего 3 — _#_-ю ячейки сдвигают па один разряд вправо и записывают во 2-ю ячейку. После опПредмет изобретения