Матрица запоминающего устройства

Иллюстрации

Показать все

Реферат

 

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (ii) 497635

Союз Советских

Социалистических

Республик (61) Дополнительное к авт. свид-ву (22) Заявлено 01.07.74 (21) 2038881/18-24 с присоединением заявки № (23) Приоритет

Опубликовано 30.12.75. Бюллетень № 48

Дата опубликования описания 15.03.76 (51) М. Кл, G 11с 11/40

Государственный комитет

Совета Министров СССР (53) УДК 681.327.66 (088.8) по делам изобретений и открытий (72) Авторы изобретения

Е. П, Балашов, М. С. Куприянов и Г. А. Петров (71) Заявитель

Ленинградский ордена Ленина электротехнический институт имени В. И. Ульянова (Ленина) (54) МАТРИЦА ЗАПОМИНАЮЩЕГО УСТРОЙСТВА

Изсбретение относится к вычислительной технике и может быть использовано при разработке накопителей различных запоминающих устройств (ЗУ), Известна матрица ЗУ, содержащая элементы памяти, выполненные на триггерах, к одним из входов которых подключены выходы логических элементов «И», разрядные шины, числовые шины выборки и шины .выборки постоянных чисел.

Известные матрицы ЗУ служат для построения либо оперативных запоминающих устройств (ОЗУ), либо ЗУ, совмещающих функции ОЗУ и постоянного запоминающего устройства (ПЗУ), в которых не предусмотрено изменение массива постоянных чисел после изготовления.

Цель изобретения — расширение области применения известной матрицы ЗУ.

Зто достигается тем, что матрица ЗУ содержит управляющую шину, дополнительные шины выборки постоянных чисел по числу хранимых констант, многовходовые элементы

«ИЛИ;: и в каждом элементе памяти дополнительный логический элемент «И», выход которого подключен к другому входу триггера, управляющая шина соединена с одним из входов логических элементов «И», а дополнительные шины выборки постоянных чисел подключены к другим входам логических элемеп;ов «И» через многовходовые элементы

«ИЛИ».

На фпг. 1 изображена матрица ЗУ, а на фиг. 2 — пример принципиальной схемы эле5 мента памяти на биполярных транзисторах со

«скрытым изображением», который может быгь положен в основу построения матрицы

ЗУ.

Матрица ЗУ с количеством строк, равным

1р числу слов, и количеством столбцов, равным числу разрядов в слове, содержит в каждой числовой линейке элементы 1 памяти, выполненные на триггерах, числовую шину 2 выборки слова, соединенную с элементами памяти

15 данной числовой линейки, разрядные шины 3 и 4, подключенные к элементам памяти матрицы ЗУ, шины 5 выборки постоянных чисел по числу хранимых констант, подсоединенные через многовходовые элементы «ИЛИ» 6 к

20 одному из входов основных и дополнительных логических элементов «И» 7 и 7 данной числовой линейки, а также управляющую шину

8. Шина 8 подключена к другим входам логических элементов «И» 7 и 7 матрицы ЗУ, вы25 ход каждого из которых подсоединен к соответствующему входу триггера элемента 1 памяти.

Хранимая константа — «скрытое изображение» создается подключением логического

Зр элемента «И» к плечу триггера, Будучи под497635 ключенным к одному плечу триггера, он создает скрытую «1», к другому — скрытый «О».

Подключая два логических элемента «И» к триггеру, можно хранить в элементе памяти сразу скрытый «О» и скрытую «1».

Работает устройство следующим образом.

Для считывания активной (оперативной) информации на одну из числовых шин 2 выборки слова подается сигнал, который обусловливает появление информационных сигналов на разрядных шинах 3 и 4. При записи новой информации в матрицу сигналы поступа1от од..овременно на одну из числовых шин

2 выборки слова и разрядные шины 3 или

4. При считывании постоянной информации необходимо подать сигналы одновременно на одну из числовых шин 2 выборки, одну из шин 5 выборки постоянных чисел и управляющу о шину 8. Причем каждому постоянному числу, хранимому в числовой линейке, соответствует спределенная шина, а само число определяется характером подключения шины выборки постоянного числа через многовходовые элементы «ИЛИ» б к логическим элеменгам «И» 7 и 7 .

Из анализа работы следует, что совмещение функций ОЗУ и программируемого ПЗУ не нарушает условий работоспособности и позволяет создавать экономичные ЗУ.

Предмет изобретения

Матрица запоминающего устройства, содер>кашая элементы памяти, выполненные на триггерах, к одним из входов которых под10 ключены выходы основных логических элементов «И», разрядные шины, числовые шины выборки и шины выборки постоянных чисел, отличающаяся тем, что, с целью расширения области применения матрицы, она со15 держит управляющую шину, дополнительные шины выборки постоянных чисел по числу хранимых констант, многовходовые элементы

«ИЛИ» и в каждом элементе памяти дополнительный логический элемент «И», выход

20 которого подключен к другому входу триггера, управляющая шина соединена с одн|им из входов логических элементов «И», а дополнительные шины выборки постоянных чисел подключены к другим;входам логических эле25 ментов «И» через многовходовые элементы

«ИЛИ».

Фиг. 7

Фиг. 2

Составитель Ю, Розенталь

Редактор И. Грузова Техред E. Митрофанова Корректоры: Е. Рожкова и T. Добровольская

Заказ 394, 15 Изд. № 2116 Тираж 648 Подписное

ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Типография, rm. Сапунова, 2