Однотактный регистр сдвига
Иллюстрации
Показать всеРеферат
ОПИСАНИЕ
ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ пц 497637
Союз Советских
Социалистических
Республик е»
° Il i t>
< ! (61) Дополнительное к авт. свид-ву (22) Заявлено 07.12.72 (21) 1853851/18-24 с присоединением заявки ¹ (23) Приоритет
Опубликовано 30.12.75. Бюллетень № 48
Дата опубликования описания 16.03.76 (51) М. Кл. G I Ic 19 00
Государственный комитет
Совета Яинистров СССР (53) УДК 681.327.066 (088.8) по делам изобретений и открытий (72) Автор изобретения
В. M. Рувинский (71) Заявитель (54) ОДНОТАКТНЬ!й РЕГИСТР СДВИГА
Изобретение относится к области вычислительной техники, а именно, к динамическим регистрам сдвига с записью информации последовательным кодом и параллельным кодом с последующим преобразованием информации в,последовательный код и сдвигом информации вправо, и может быть использовано, например, в устройствах автоматической проверки работоспособности аппаратуры передачи данных.
Известны однотактные динамические регистры сдвига, содержащие в каждом разряде три триггера, каждый из которых состоит из
2-х потенциальных логических элементов
«И» — «НЕ», шины установки регистра в начальное состояние, ши ны записи информации последовательным кодом, шины записи информации параллельным кодом, причем шина установки в начальное состояние подключена к входам первых элементов «И» — «НЕ» первых триггеров каждого разряда, к входам вторых элементов «И» — «НЕ» которых подсоединены шины записи параллельным кодом, шины записи последовательным кодом подсоединены к первому входу второго элемента
«И» — «НЕ» второго триггера и к первому входу первого элемента третьего триггера первого разряда регистра, а шина тактовых импульсов подсоединена к вторым входам второго элемента «И» — «HE» второго триггера и первого элемента «И» — «HE» третьего триггера каждого разряда регистра.
Недостатком известного регистра является
5 возможная потеря информации при перезаписи последней с разряда на разряд вследствие неопределенности срабатывания триггеров из-за большого разброса времени переключения логических элементов, входящих в сосед10 цие разряды.
Целью изобретения является повышение быстродействия и надежности работы регистра.
Цель изобретения достигается за счет того, 15 что выход второго элемента «И» — «НЕ» первого триггера каждого разряда соединен с входом второго элемента «И» — «НЕ» третьего триггера этого же разряда, выход второго элемента «И» — «HE» третьего триггера пре20 дыдущего разряда подсоединен к входу второго элемента «И» — «HE» второго триггера данного разряда, выход второго элемента
«И» — «НЕ» второго триггера предыдущего разряда подсоединен к второму входу второго
25 элемента «И» — «НЕ» второго триггера данного разряда, а выход первого элемента
«И» — «HE» второго триггера предыдущего разряда подсоединен к входу первого элемента «И» — «HE» третьего триггера данного
30 разряда.
65
Такое соединение триггеров внутри каждого разряда и между соседними разрядами регистра позволяет полностью исключить неопределенность срабатывания триггеров разрядов при перезаписи информации и позволяет применить серии элементов без ограничения разброса времени переключения последних.
Электрическая схема регистра приведена на чертеже.
Схема регистра содержит первый элемент
«И» — «НЕ» 1 каждого триггера регистра, второй элемент «И» — «HE» 2 каждого триггера регистра, первый триггер 3 каждого разряда регистра (триггер выдачи информации), второй триггер 4 каждого разряда регистра (триггер разрешения записи информации), третий триггер 5 каждого разряда регистра (триггер разрешения стирания информации), шины 6 установки регистра в начальное состояние, шины 7 записи информации параллельным кодом, шины 8 записи информации последовательным кодом, шина 9 тактовых импульсов.
В каждом разряде регистра входы первого элемента «И» — «НЕ» 1 и второго элемента
«И» — «НЕ» 2 первого триггера 3 выдачи информации соединены соответственно с выходом второго элемента «И» — «НЕ» 2 второго триггера 4 разрешения записи информации и с выходом первого элемента «И» — «HE» третьего триггера 5 разрешения стирания информации. Выход второго элемента «И»вЂ”
«.йЕ» 2 триггера 3 соединен с входом второго элемента «И» — «НЕ» 2 триггера 5, а выход второго элемента «11» — «НЕ» 2 триггера 5 соединен с входом первого элемента «И»вЂ”
«1- » 1 триггера 4.
Выход первого элемента «И» — «НЕ» 1 триггера 4 предыдущего разряда регистра соединен с входом первого элемента «И»вЂ”
«H!" » 1 триггера 5 данного разряда, а выход второго элемента «И» — «H1.» z триггера 4 и выход второго элемента «И» — «Нг.» триггера 5 предыдущего разряда соединены с входами второго элемента «И» — «НЕ» 2 триггера 4 данного разряда.
Входы первого элемента «И» — «НЕ» 1 триггера 3 каждого разряда регистра соединены с шинами b установки регистра в начальное состояние, а входы второго элемента
«И» — «Н!» 2 триггера 3 каждого разряда соединены с шинами / записи информации параллельным кодом. Вход элемента «И»вЂ”
«H1=» 2 триггера 4 и .вход элемента «И»вЂ”
«Нь» 1 триггера 5 первого разряда соединены с шинами 8 записи информации последовательном кодом. Вход элемента «И» — «HE»
2 триггера 4 и вход элемента «И» — «НЕ» 1 триггера 5 каждого разряда регистра соединены с шиной 9 тактовых импульсов сдвига, Регистр сдвига работает следующим образом.
После подачи на шины б установки регистра в начальное состояние импульса отрицательной полярности на выходах элементов
ЗО
4
«И» — «HE» 2 триггеров 3 каждого разряда установится нулевой потенциал, а на выходах элементов «И» — «HE» 2 триггеров 4 и выходах элементов «И» — «НЕ» 1 триггеров 5 каждого разряда установится единичный потенциал (импульсы на тактовой шине 9 отсутствуют). На выходах элементо⠫Ȼ—
«НЕ» 2 триггеров 5 устанавливается единичный потенциал разрешения стирания информации, а на выходах элементов «И» — «НЕ» 1 триггеров 4 — нулевой потенциал, запрещающий ложную запись информации в регистр.
Запись информации в регистр параллельным кодом осуществляется подачей на соответствующие шины 7 записи информации параллельным кодом импульсов отрицательной полярности.
Запись информации последовательным кодом осуществляется подачей на шины 8 записи информации последовательным кодом,парофазной информационной последовательности в моменты появления на шине 9 тактовых импульсов сдвига положительной полярности.
В эти же моменты осуществляется перезапись информации с разряда на разряд. 1риггеры 4 и 5 каждого разряда регистра являются элементами памяти предыдущего состояния разряда во время перезаписи информации и продвижения ее по регистру.
Благодаря соединениям, введенным между разрядами и в каждом разряде регистра, обеспечивается четкая последовательность срабатывания элементов разрядов регистра, следующих друг за другом. Состояния элементов памяти каждого разряда триггеров 4, 5 изменяются лишь после окончания деиствия очередного тактового импульса сдвига на шине 9. !ем самым исключается Возможность потери информации при перезаписи с разряда на разряд. Следовательно, рассматриваемая схема не накладывает никаких ограничений на разброс времени переключения составляющих ее элементов и не требует введения дополнительных элементов задержки тактовых импульсов сдвига предыдущих разрядов по отношению к импульсам сдвига последующих разрядов. Быстродействие предлагаемого регистра определяется максимальным временем переключения элементов, входящих в один разряд регистра. Съем информации с любого разряда регистра производится с выхода элемента «И» — «HE» 2 триггера 3.
11ри необходимости использования схемы в качестве кольцевого регистра, первый разряд регистра соединяется с последним через шины
8 записи информации последовательным кодом аналогично соединению между собой любой пары разрядов.
Предмет изобретения
Однотактный регистр сдвига, содержащий в каждом разряде три триггера, каждый из которых состоит из двух потенциальных ло497637 б б
Составитель В. Рувинский
Редактор В. Булдаков Текред Е. Митрофанова Корректоры; Е. Рожкова и Т. Добровольская
Заказ 394,/17 Изд. № 2116 Тираж 648 Подписное
ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий
113035, Москва, М(-35, Раугиская наб., д. 4/5
Типография, ир, Сапунова, 2 гических элементов «И» — «HE», шины установки регистра в начальное состояние, шины записи информации последовательным кодом, шины записи информации параллельным кодом, причем шина установки в начальное состояние подключена к входам первых элементов «И» — «НЕ» первых триггеров каждого разряда, к входам вторых элементо⠫Ȼ—
«НЕ» которых подсоединены шины записи параллельным кодом, шины записи последовательным кодом подключены к первым входам элементов «И» — «НЕ» второго и третьего триггеров первого разряда регистра, к вторым входам которых подключена шина тактовых импульсов, отличающийся тем, что, с целью повышения быстродействия и надежности работы регистра, выход второго элемента «И» — «НЕ» первого триггера каждого разряда соединен с входом второго элемента
«И» — «НЕ» третьего триггера этого же раз5 ряда, выход второго элемента «И» — «HE» третьего триггера предыдущего разряда подсоединен к входу второго элемента «И»вЂ”
«НЕ» второго триггера данного разряда, выход второго элемента «И» — «НЕ» второго
10 триггера предыдущего разряда подсоединен к второму входу второго элемента «И» — «HE» второго триггера данного разряда, а выход первого элемента «И» — «НЕ» второго триггера предыдущего разряда подключен к вхо15 ду первого элемента «И» — «НЕ» третьего триггера, данного разряда.