Счетчик импульсов в телеграфном коде

Иллюстрации

Показать все

Реферат

 

0 ll и с-агчт"ст

ИЗОБРЕТЕНИЯ (ii) 497733

Сома Ссаатских

Социалистических

Республик

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (61) Дополнительное к авт. свид-ву (22) Заявлено 25.08.72 (21) 1822335/26-9 с присоединением заявки № (23) Приоритет

Опубликовано 30.12.75. Бюллетень № 48

Дата опубликования описания 29.03.76 (51) М. Кл. Н 03k 23/00

Гасударстееннмй комитет

Совета Министров СССР (53) УДК 621.374.32 (088.8) по делам изобретений и открытий (72) Авторы изобретения В. А. Грехнев, М. Ф. Никеров, Б. Л. Останков и H. П. Павлюченков (71) Заявитель (54) СЧ ЕТЧ И К ИМПУЛЬСОВ В ТЕЛ ЕГРАФ НОМ КОДЕ

Изобретение относится к области вычислительной техники и может использоваться для подсчета поступающих импульсов в телеграфном коде.

Известен счетчик импульсов в телеграфном коде, содержащий пять счетных разрядов и две схемы «И — НЕ/ИЛИ-НЕ», при этом каждый разряд выполнен в виде трех статических триггеров с раздельными входами, причем единичные выходы второго и третьего триггеров соединены с нулевым и единичным входами первого триггера, а нулевые выходы первого и второго триггеров соединены с нулевыми входами второго и третьего триггеров, на единичные входы которых и на вход второй схемы

«И-НЕ/ИЛИ-НЕ» подан тактовый сигнал.

Цель изобретения — повышение быстродействия счетчика, Для этого в предлагаемом счетчике нулевой выход второго триггера первого разряда соединен с единичными входами вторых триггеров второго, третьего и пятого разрядов, нулевой выход третьего триггера первого разряда соединен с единичными входами третьих триггеров третьего и пятого разрядов и со входами обеих схем «И-НЕ/ИЛИ-НЕ», а единичный выход третьего триггера первого разряда соединен с единичными входами вторых триггеров второго, третьего и пятого разрядов, нулевой выход второго триггера второго разряда соединен с единичным входом второго триггера третьего разряда, а единичный выход — с нулевыми входами первого и второго триггеров пятого разряда, íулевой выход третьего триггера второго разряда соединен с единичными входами третьего триггера четвертого

5 разряда и второго триггера пятого разряда, а единичный выход — с единичным входом второго триггера третьего разряда, нулевой выход второго триггера третьего разряда соединен со входом второй схемы «И-НЕ/ИЛИ10 НЕ», а нулевой выход третьего триггера третьего разряда соединен с единичным входом второго триггера второго разряда, нулевой выход третьего триггера четвертого разряда соединен с единичным входом третьего «триг15 гера первого разряда и со входом первой схемы «И-НЕ/ИЛИ-НЕ», выход которой соединен с единичным входом третьего триггера второго разряда, нулевой выход второго триггера пятого разряда соединен с единичными

20 входами третьего триггера первого разряда и третьего и второго триггеров третьего разряда, нулевой выход третьего триггера пятого разряда соединен с единичными входами второго триггера первого разряда и третьего триг25 гера четвертого разряда, а также со входом второй схемы «И-НЕ/ИЛИ-НЕ», выход которой соединен с нулевыми входами первого и второго триггеров третьего разряда и третьего триггера четвертого разряда, а также с еди30 ничным входом первого триггера четвертого разряда, а единичный выход третьего триггера пятого разряда соединен с единичными входа497733

НЕ» 27, 29, 33, 25 будет логическая единица, а на выходах схем «И-НЕ/ИЛИ-НЕ» 17, 19, 21, 23, 35 и 37 — логический нуль.

С приходом тактирующего импульса на вы5 ходах схем «И-НЕ/ИЛИ-НЕ» 26 и 30 появляется сигнал, равный логическому нулю, который устанавливает первые триггеры, выполненные на схемах «И-НЕ/ИЛИ-НЕ» 6, 7 и 10, 11, первого и третьего счетных разрядов 1 и 3

10 в единичное состояние.

Поскольку сигнал, равный логическому нулю, с выхода схемы «И-НЕ/ИЛИ-НЕ» 26 поступает на входы схем «И-НЕ/ИЛИ-НЕ» 18, 20 и 24, то ложного срабатывания этих схем

15 не происходит, хотя триггеры и изменяют свое состояние. Таким образом, в счетчике устанавливается код 10101.

По окончании действия счетного импульса на выходах схем «И-НЕ/ИЛИ-НЕ» 16, 26, 18, 20 28, 20, 30, 22, 32, 24 и 34 снова будут логические единицы, а подтотовленными для срабатывания (для формирования на выходах логического нуля) станут элементы «И-НЕ/ИЛИНЕ» 28 и 24. Поэтому с приходом счетного им25 пульса в счетчике устанавливается код 11100, Аналогичным образом схема работает с приходом последующих импульсов счета.

Значения сигналов на выходах схем

«И — НЕ/ИЛИ вЂ” НЕ» для всех возможных слу30 чаев работы предлагаемого счетчика приведены в табл. ми третьего триггера первого разряда, второго и третьего триггеров третьего разряда, а также с нулевым входом первого триггера второго разряда.

На чертеже представлена функциональная схема предлагаемого счетчика.

Он состоит из пяти счетных разрядов 1 — 5, каждый из которых содержит по три статических триггера с раздельными входами. Пер. вые статические триггеры каждого счетного разряда выполнены на схемах «И-НЕ/

ИЛИ-НЕ» 6 и 7, 8 и 9, 10 и 11, 12 и 13, 14 и

15, вторые статические триггеры — на схемах

«И-НЕ/ИЛИ-НЕ» 16 и 17, 18 и 19, 20 и 21, 22 и 23, 24 и 25, а третьи статические триггеры— на схемах «И-НЕ/ИЛИ-НЕ 26 и 27, 28 и 29, 30 и 31, 32 и 33, 34 и 35. Счетчик также содержит дополнительно две схемы «И-НЕ/ИЛИ-НЕ» 36 и 37 и шину 38 тактирующего сигнала.

Счетчик работает следующим образом.

Пусть состояние счетчика 00001 (это соответствует в телеграфном коде № 2 цифре 5), т. е. на выходе схемы «И-НЕ/ИЛИ-НЕ» 15— логическая единица, а на выходах схем

«И-НЕ/ИЛИ-НЕ» 7, 9, 11 и 13 — логический нуль.

Поскольку тактирующий сигнал на шине 38 отсутствует (равен логическому нулю), то на выходах схем «И-НЕ/ИЛИ-НЕ» 16, 26, 18, 28, 20, 30, 22, 32, 24 и 34 — логическая единица, следовательно на выходах схем «И-НЕ/ИЛИТаблица

Логические сигналы на выходах схем „И вЂ” HE/ÈËÈ вЂ” HE" и о

Д ( о х х

0 и

m o

19 20 21 22

29 30 31 32 33

23 24 25

27 28

17 18

15 16

34 35 36

13

10 11

8 9

6 7

0 1

1 1

О 1

О 1

О 1

О 1

О 1

О 1

1 О

1 О

О 1

О 1

1 О

1 0

1 О

1 О

О 1

О 1

О 1

О 1

1 О

1 О

О 1

О 1

О

О

О

1

1

1

1

О

О

О

О

О

О

1

О

О

О

О

О

О

О

О

1

О

О

О

О

О

О

О

О

1

О

О

О

О

О

О

1

1

О

О

О

О

1

1

О

О

О

1 1

1 1

1 1

1 1

1 1

О 1

О 1

О О

О 1

1 1

1 1

1 1

1 1

О 1

О 1

О О

О 1

1 1

1 1

1 1

1 1

1 1

1 1

1 1

1 1

1 1

1 1

1 О

1 О

1 О

1 1

1 1

1 1

1 1

О 1

1 О

1 О

1 О

1 1

1 1

1 1

1 1

1 1

1 1

О 1

О 1

О 1

О 1

О 1

0 О

1 1

1 1

1 1

О 1

О О

О 1

О 1

1 1

1 1

1 1

1 О

1 1

О 1

О 1

О 1

О 1

О 1

О 1

1 1

1 1

О 1

О 1

1 1

1 О

1 1

1 1

О 1

О 1

О 1

О 1

1 1

1 О

О 1

1 О

1 О

1 О

1 0

1 О

1 О

1 1

1 1

1 1

О 1

1 О

1 О

1 О

1 О

1 1

1 1

1 1

О 1

1 О

1 О

1 О

497733

Предмет изобретения

Счетчик импульсов в телеграфном коде, содержащий пять счетных разрядов и две схемы

«И-НЕ/ИЛИ-НЕ», при этом каждый разряд выполнен в виде трех статических триггеров с раздельными входами, причем единичные выходы второго и третьего триггеров соединены с нулевым и единичным входами первого триггера, а нулевые выходы первого и второго триггеров соединены с нулевыми входами второго и третьего триггеров, на единичные входы которых и на вход второй схемы

«И-НЕ/ИЛИ-НЕ» подан тактовый сигнал, о тлич ающийся тем, что, с целью повышения быстродействия, нулевой выход второго триггера первого разряда соединен с единичными входами вторых триггеров второго, третьего и пятого разрядов, нулевой выход третьего триггера первого разряда соединен с единичными входами третьих триггеров третьего и пятого разрядов и со входами обеих схем «И-НЕ/ИЛИ-НЕ», а единичный выход гретьего триггера первого разряда соединен с единичными входами вторых триггеров второго, третьего и пятого разрядов, нулевой выход второго триггера второго разряда соединен единичным входом второго триггера третьего разряда, а единичный выход — с нулевыми входами первого и второго триггеров пятого разряда, нулевой выход третьего триггера второго разряда соединен с единичными входами третьего триггера четвертого разряда и второго триггера пятого разряда, а единичный выход — с единичным входом второго триггера третьего разряда, нулевой выход второго триг5 гера третьего разряда соединен со входом второй схемы «И-НЕ/ИЛИ-НЕ», а нулевой выход третьего триггера третьего разряда соединен с единичным входом второго триггера второго разряда, нулевой выход третьего триггера чет10 вертого разряда соединен с единичным входом третьего триггера первого разряда и со входом первой схемы «И-НЕ/ИЛИ-НЕ», выход которой соединен с единичным входом третьего триггера второго разряда, нулевой выход

15 второго триггера пятого разряда соединен с единичными входами третьего триггера первого разряда и третьего и второго триггеров третьего разряда, нулевой выход третьего триггера пятого разряда соединен с единичными вхо20 дами второго триггера первого разряда и третьего триггера четвертого разряда, а также со входом второй схемы «И-НЕ/ИЛИ-НЕ», выход которой соединен с нулевыми входами первого и второго триггеров третьего разряда и

25 третьего триггера четвертого разряда, а также с единичным входом первого триггера четвертого разряда, а единичный выход третьего триггера пятого разряда соединен с единичными входами третьего триггера первого

ЗО разряда, второго и третьего триггеров третьего разряда, а также с нулевым входом первого триггера второго разряда.