Накопитель магнитного оперативного запоминающего устройства
Иллюстрации
Показать всеРеферат
-- х ичесттад -"=-- Йф нотена yy@
0i) 498647
ОПИСАН И Е
ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
Союз Советских
Социалистических
Республик (61) Дополнительное к авт. свид-ву (22) Заявлено )2.06.74 . (21) 2034225/18-24 с присоединением заявки № (23) Приоритет
Опубликовано 05.01.76. Бюллетень ¹ 1
Дата опубликования описания 30.03.76 (51) М. Кл С 11С 11/06
Государственный комитет
Совета министров СССР па делам изобретений и открытий (53) УДК 681.327.66 (088.8) (72) Авторы изобретения
Е. П. Балашов и Б. П. Орлов (71) Заявитель (54) НАКОПИТЕЛЬ МАГНИТНОГО ОПЕРАТИВНОГО
ЗАПОМИНАЮЩЕГО УСТРОЙСТВА
Изобретение относится к области вычислительной техники и может быть использовано при построении устройств хранения дискретной информации.
Известен накопитель МОЗУ, содержащий блок запоминающих матриц на ферритовых сердечниках, прошитых координатными шинами х и у и разрядными шинами записи и считывания, и диодные переключающие матрицы.
Недостатком известного накопителя является большое количество электронного оборудования и, как следствие, большая потребляемая мощность и низкая надежность работы.
Целью изобретения является уменьшение потребляемой мощности и повышение надежности работы накопителя.
Поставленная цель достигается путем того, что блок запоминающих матриц выполнен из
m г р у п п, состоящих из и запоминающих матриц. Координатные шины х и у и одноименные разрядные шины записи всех групп запоминающих матриц соединены соответственно с выходами диодных переключающих матриц
Х и Y и выходами одноименных разрядных переключающих матриц, а одноименные разрядные шины считывания всех групп запоминающих матриц соединено последовательно.
На чертеже представлен один разряд МОЗУ с предложенным накопителем, где обозначены регистр адреса 1; дешифраторы адреса по координатам х и у соответственно 2 и 3; формирователи координатных токов х и у соответственно 4, 5; блок синхронизации 6; диодные пе5 реключающие матрицы Х и Y соответственно
7 и 8; разрядные запоминающие матрицы 9—
12 накопителя; усилитель считывания 13; разряд регистра 14; разрядная переключающая матрица 15; формирователи разрядного тока
10 16 и разрядный дешифратор 17.
Выходы регистра адреса соединены с входами дешифраторов 2 и 3, выходы которых подключены к входам формирователей токов
15 4 и 5, выходами связанных с входами матриц
7 и 8. Выходы последних соединены с одноименными координатными шинами матриц 9—
12. Разрядные шины считывания матриц соединены последовательно и подключены к
20 входу усилителя считывания 13, выход которого связан со входом разряда регистра 14, Разрядные шины записи матриц соединены с выходами матрицы 15, входы которой связаны с формирователями разрядных токов. Выход
25 разряда регистра числа 14 подключен ко входам дешифратора 17. Блок синхронизации 6 выдает управляющие сигналы в регистр адреса 1, дешифраторы 2, 3 и 17, а также на усилитель 13 и разряд регистра 14.
498647
В запоминающем устройстве на и разрядов должно быть в и раз большее число усилителей считывания, разрядных переключающих матриц, разрядных дешифраторов, формирователей разрядных токов, и требуется и-раз- 5 рядный регистр числа.
Накопитель работает следующим образом.
Режим считывания информации
В регистр адреса 1 вводится адрес, по которому необходимо считать информацию. Далее в блок синхронизации из устройства управления, например ЦВМ, поступает сигнал, по которому блок вырабатывает импульсы 15 считывания, строба и записи. При поступлении импульса считывания на входы формирователей токов 4 и 5 срабатывают выбранные дешифраторами 2 и 3 формирователи, и на одном из выходов дешифраторов 2 и 3 фор- 20 мируются импульсы тока. При прохождении этих токов в координатных шинах х и у одной из матриц в выбранном адресе в результате сложения этих токов сердечник может перемагнититься из состояния «1», если в выбран- 25 ном адресе была записана «1», в состояние
«0». При этом в шине считывания этой матрицы появляется сигнал, который через шины считывания других матриц поступает на вход усилителя считывания. Поскольку на вход 30 управления усилителя из блока синхронизации поступает импульс строба, то сигнал усиливается и с выхода усилителя поступает на вход разряда регистра числа 14, где запоминается на необходимое время. 35
При поступлении импульса записи на входы формирователей 2 и 3 на тех же выходах матриц 7 и 8 формируются импульсы тока противоположной полярности, которые при прохождении по координатным шинам х и у возвра- 40 щают сердечник в выбранном адресе в исходное состояние, так как в разрядной шине записи ток запрета отсутствует.
В случае когда в выбранном адресе записан «О», при прохождении токов в шинах х и у 45 в шине считывания сигнал отсутствует и в разряде регистра числа 14 записывается «О».
В результате при поступлении импульса записи на входы разрядного дешифратора срабатывают выбранные дешифратором формирователи разрядных токов, в разрядной шине записи выбранной матрицы формируется импульс тока запрета, который компенсирует половину адресного тока, и сердечник остается в состоянии «О», 55
Режим записи информации
В регистр адреса 1 вводится код адреса, по которому нужно записать информацию, поступившую, например, из ЦВМ, а информация запоминается в разряде регистра числа.
Блок синхронизации вырабатывает только импульсы считывания и записи. Поскольку импульс строба в этом случае не вырабатывается, при считывании информация, записанная в выбранном адресе, теряется, а записывается информация, которая поступила в разряд регистра числа. Запись информации осуществляется так же, как в режиме считывания информации.
Предложенный накопитель позволяет обеспечить большое отношение сигнал/помеха при считывании информации, уменьшить нагрузку на формирователи координатных и разрядных токов; не требует применения большого количества многоканальных коммутаторов импульсных сигналов низкого уровня, представляющих собой достаточно сложные схемы. Кроме того, за счет уменьшения нагрузки на формирователи координатных и разрядных токов позволяет увеличить скорость работы устройства (т. е. более полно использовать скоростные возможности сердечников), а также уменьшить мощность, необходимую для управления работой накопителя информации.
Накопитель имеет меньшее количество электронного оборудования и большую надежность.
Предмет изобретения
Накопитель магнитного оперативного запоминающего устройства, содержащий блок запоминающих матриц на ферритовых сердечниках, прошитых координатными шинами х и у и разрядными шинами записи и считывания, и диодные переключающие матрицы, о т л ич а ю шийся тем, что, с целью уменьшения потребляемой мощности и повышения надежности работы накопителя, блок запоминающих матриц выполнен из т групп, состоящих из п запоминающих матриц; координатные шины х и у и одноименные разрядные шины записи всех групп запоминающих матриц соединены соответственно с выходами диодных переключающих матриц Х и Y и выходами одноименных разрядных переключающих матриц, а одноименные разрядные шины считывания всех групп запоминающих матриц соединены последовательно.
498647
Составитель Ю. Розенталь
Техред Т. Курилко
Редактор Л. Утехина
Корректоры: Е. Рожкова и А. Степанова
Типография, пр. Сапунова, 2
Заказ 425/15 Изд, Мз 180 Тираж 723 Подписное
ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий
113035, Москва, Я-35, Раушская наб., д. 4(5