Преобразователь напряжения в код конвейерного типа
Иллюстрации
Показать всеРеферат
ОПИСАНИЕ
ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
ii i> 498734
Союэ Советских
Социалистических
Республик гi — r (61) Дополнительное к авт. свид-ву (22), >ял,.л по 05.03.74 (21) 2007060/26-21 с присоединением заявки №
ГосудаРственный комитет (23) Приоритет
Совета Министров СССР
А0 делам изобретений!
51) М. Кл H ОЗК 13/17 (53) УДК 681.325(088.8) и открытий
Дат» опубликования описания 23.03,76 (72) Автор изобретения (71) Заявитель
В. В. Мясников
Московский ордена Ленина авиационный институт им. Серго Орджоникидзе (54) ПРЕОБРАЗОВАТЕЛЬ НАПРЯЖЕНИЯ В КОД
КОНВЕЙЕРНОГО ТИПА
Изобретение относится к аналого-цифровой вычислительной технике, может быть использовано в контрольно-пзмс(птельных системах различного назначен„л.
Известен преобразов»тель напряжения в код (ПНК) конвейерного типа, содсржащий схему сравнения, соединенную через двухпозипионный ключ с одним из входов сумматора, и аналоговое запоминающее устройство, состоящее из входного операционного усилителя, ключа выборки, запоминающего конденсатора и буферного усил тсля, выход которого соединен ",другим входом сумматора.
Цель изобретения — повышение точности преобразования.
Предлагаемый преобразователь отличается тем, что выход сумматора соединен с инвертирующим входом входного операционного усилителя, а выход буферного усилителя соединен со входом следующего каскада преобразования.
На чертеже представлена олок-схема устройства.
Входной операционный усилитель 1, ключ выборки 2, запоминающий конденсатор 3 и выходной буферный усилитель 4 образуют аналоговое запоминающее устройство 5. Резисторы 6 и 7 образуют сумматор напряжений
8. Кроме того, преобразователь содержит двухпозиционный ключ 9 и схему сравнения 10.
Устройство работает следующим образом.
На неинвертирующий вход входного опер» ционпого усилителя 1 и па вход схемы сравнения 10 с предыдущего каскада конвейерного
ПНК, выполненного аналогичным образом, подается напряжение, имеющее интервалы фиксации. В этом случае ключ выборки 2 замкнут, пока напряжение на входе каскада фиксировано. Схема сравнения 10 определяет
10 полярност входного сигнала, а выходной потенциал ее управляет работой двухпозицпонного клю га таким ооразом, что, когда полярность входного напряжения положительна, двухпозиционный ключ 9 замкнут на положи15 тельный источник эталонного напряжения, п наоборот.
Таким образом, при замыкании ключа выборки 2 и окончании переходного процесса, обусловленного конечным значением постоян20 ной времени цепи заряда запоминающего конденсатора 3, из-за наличия отрицательной ооратной связи с выхода буферного усилителя 4 через резистор 6 на инвертирующий вход входного операционного усилителя 1, на вы25 ходе буферного усилителя 4 устанавлпвяетсл напряжение вих,. — — X вх,. — т;Еэ. где U,„,. — входное напряжение i-того каска30 да конвейерного ПНК в интервале фиксации;
498734
Составитель Л. Царева
Техред М. Семенов
Редактор 6. Федотов
Корректор Т. Гревцова
Заказ 431!12 Изд. № 164 Тираж 1029 Подписное
ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий
113035, Москва, Ж-35, Раушская наб., д. 4 5
Типография, пр. Сапунова, 2 а; — код i-того разряда ПНК, принимающий значение +1 или — 1 в зависимости от полярности входного сигнала;
ń— абсолютная величина эталонного напряжения.
По окончании импульса управления ключ выборки 2 размыкается, и на выходе буферного усилителя фиксируется напряжение, определяемое данным выражением, после чего замыкается ключ выборки в следующем каскаде, где повторяются описанные выше процессы. Таким образом, для управления
ПНК конвейерного типа требуются всего две противофазные последовательности импульсов. Потенциалы с выходов схем сравнения каждого каскада, представляющие в определенные моменты времени коды входных напряжений, подаются в один общий регистр, где формируется полноразрядный KQJJ, входного напряжения.
Предмет изобретения
Преобразователь напряжения в код конвейерного типа, содержащий схему сравнения, соединенную через двухпозиционный ключ с одним из входов коммутатора, а аналоговое запоминающее устройство в виде входного операционного усилителя, соединенного через ключ выборки с запоминающим конденсатором и буферным усилителем, выход которого соединен с другим входом сумматора, отличающийся тем, что, с целью повышения точности преобразования, выход сумматора соединен с инвертирующим входом входного операционного усилителя, а выход буферного усилителя соединен со входом следующего каскада преобразования,