Дискретный адаптивный дельта-модулятор

Иллюстрации

Показать все

Реферат

 

Гп 499663,ОПИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Саад Советсккк

Социвлистическкк

Республик (61) Дополнительное к авт, свид-ву (22) Заявлено 08.04.74 (21) 2015506/26-21 с присоединением заявки № (23) Приоритет

Опубликовано 15.01.76. Бюллетень № 2

Дата опубликования описания 05.04.76 (51) М. Кл г Н ОЗК 13/22

Государственный комитет

Совета Министров СССР оо делам изобретений и открытий (53) УДК 621.324(088.8) (72) Авторы изобретения

А, Ф. Кившик, Л. Г. Ошерович и В. А. Хохлов (71) Заявитель (54) ДИСКРЕТНЫЙ АДАПТИВНЫЙ

ДЕЛ ЬТА-МОДУЛ ЯТО P

Изоб|ретение относится к радиотехнике и может быть использовано в устройствах передачи информации.

Известен дискретный адаптивный дельтамодулятор, содержащий триггер, один вход которого подключен к первому генератору импульсов, второй вход — к выходу вычитающего устройства, а .выходы — ко входам двух элементов совпадения, вторые входы которых подключены к выходу делителя частоты, а выход через интегратор соединены со входом вычитающего устройства, второй вход которого подключен к источнику входного сигнала, и устройство адаптивной логики, основной вход которого подключен к одному выходу триггера, а выходы подключены ко входам счетчика, выход которого соединен с управляющим входом делителя частоты, второй вход которого подключен ко второму генератору импульсов.

Однако известный дельта-модулятор обладает сильными искажениями сигнала при изменении их мощности.

Целью изобретения является уменьшение искажения сигналов при изменении их мощчости. Для этого в предложенный дельта-моvóëÿò0ð введен фильтр нижних частот и детектор огибающей, выход которого подключен к управляющему входу устройства адаптивной логики, а вход — через фильтр нижних частот подключен к точке соединения выхода интегратора со входом вычитающего устройства.

На чертеже приведена структурная схема адаптивного дельта-модулятора.

Дискретный адаптивный дельта-модулятор содержит триггер 1, один вход которого подключен к выходу генератора 2 импульсов, второй вход — к выходу вычитающего устройства 3. Выходы триггера 1 подключены ко входам элементов совпадения 4 и 5, вторые входы которых подключены к выходу делителя частоты 6. Выходы элементов совпадения 4 и

5 через интегратор 7 соединены со входом вычитающего устройства 3, второй вход которого подключен к источнику входного сигнала.

Основной вход устройства 8 адаптивной логики подключен к одному выходу триггера 1, а выходы подключены ко входам счетчика 9, выход которого соединен с управляющим вхо20 дом делителя частоты 6. Второй вход делителя частоты подключен к генератору 10 импульсов, К управляющему входу устройства 8 адаптивной логики подключен выход детектора 11

25 уровня, состоящего из фильтра 12 нижних частот и детектора 13 огибающей.

Дискретный адаптивный дельта-модулятор работает следующим образом.

Входной аналоговый сигнал подается на

30 вход 14 вычитающего устройства 3, на вто499663 рой вход которого подается аппроксимированный сигнал с выхода интегратора 7. Разностный сигнал управляет триггером 1, на который подаются также импульсы квантования с генератора 2 импульсов. Выходные импульсы триггера 1 с первого выхода подаются на первые входы элементов совпадения 4 и 5, а со второго выхода — на вход устройства 8 адаптивной логики, выходные импульсы которого управляют состоянием счетчика 9. Выходной сигнал счетчика подается на управляющий вход делителя частоты 6, на другой вход которого поступают импульсы с генератора 10 импульсов. Выходные импульсы делителя частоты 6 подаются на вторые входы элементов совпадения 4 и 5, импульсы с выходов которых поступают на интегратор 7, формирующий аппроксимирующий сигнал. Этот сигнал подается на вычитающее устройство 3 и на фильтр

12 нижних частот детектора 11 уровня. 20

Фильтр нижних частот отфильтровывает высокочастотные составляющие, восстанавливает входной аналоговый сигнал и подает его на детектор 13 огибающей, который выпрямляет сигнал и выделяет его огибающую, соответ- 25 ствующую средней мощности сигнала за некоторый интервал времени. Постоянная времени усреднения зависит от вида передаваемого сигнала. Выходной сигнал детектора 11 уровня подается на управляющий вход устройства 30

8 адаптивной логики. После этого состояние устройства адаптивной логики определяется не только числом однополярных, подряд следующих последних выходных импульсов триггеров 1, но и величиной выходного сигнала де- 35 тектора 11 уровня. В результате этого коэффициент деления делителя частоты 6 не может превысить величину максимального коэффициента деления, определяемую мощностью входного сигнала. При достижении коэффициентом деления максимальной величины выходной сигнал детектора уровня нарушает работу устройства адаптивной логики таким об-разом, что коэффициент деления делителя частоты 6 остается равным максимальной величине, но происходит ограничение шага квантования.

Формула изобретения

Дискретный адаптивный дельта-модулятор, содержащий триггер, один вход которого подключен к первому генератору импульсов, второй вход — к выходу вычитающего устройства, а выходы — ко входам двух элементов совпадения, вторые входы которых подключены к выходу делителя частоты, а выходы через интегратор соединены со входом вычитающего устройства, второй вход которого подключен к источнику входного сигнала, и устройство адаптивной логики, основной вход которого подключен к одному выходу триггера, а выходы подключены ко входам счетчика, выход которого соединен с управляющим входом делителя частоты, второй вход которого подключен ко второму генератору импульсов, отл и ч а ю шийся тем, что, с целью уменьшения искажения сигналов при изменении их мощности, в него введен фильтр нижних частот и детектор сгибающей, выход которого подключен к управляющему входу устройства адаптивной логики, а вход — через фильтр нижних частот подключен к точке соединения выхода интегратора со входом вычитающего устройства, 499663

Составитель Ю. Еркин

Техред Т. Курилко Корректор Т. Добровольская

Редактор Н. Коган

Типография, по. Сапунова, 2

Заказ 440/13 Изд. № 1001 Тираж 1029 Подписное

ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий

113035, Москва, K-35, Раушская наб., д. 4/5