Устройство адаптивной коррекции сигнала

Иллюстрации

Показать все

Реферат

 

499681

Оп ИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Советских

Социалистических

Республик (61.) Дополнительное к авт. свид-ву— (22) Заявлено 11.10 73 (21) 1963268/26-9 (51) М.Кл. Н 04В 15/00 с присоединением заявки №вЂ”

Государатаенный комитет

Совета Ииниотроа СССР по делам изооретений и открытий (23) Приоритет—

Опубликовано 15.01.76. Бюллетень № 2 (53) УДК 621.394.528.1:

681.34.32 (088.8) Дата опубликования описания 20.10.76 (72) Авторы изобретения

А. П. Крылов и В. Н. Еремин (71) Заявитель (54) УСТРОЙСТВО АДАПТИВНОЙ КОРРЕКЦИИ СИГНАЛА

Изобретение относится к электросвязи и может использоваться в устройствах преобразования сигналов.

Известно устройство адаптивной коррекции сигнала, содержащее входной регистр, выход которого через блок знака сигнала соединен с первым входом сумматора по модулю два, а через последовательно соединенные умножитель, накопитель и блок знака ошибки — с вторым его входом, кроме того, выход регистра коэффициентов подключен к умножителю.

Однако известное устройство не обеспечивает приемлемых скоростей сходимости процесса самообучения.

С целью повышения скорости сходимости процесса самообучения в предлагаемое устройство введены регистр предыдущего значения знака сигнала, регистр предыдущего значения знака ошибки, корреляторы и корректирующий сумматор, при этом выход блока знака сигнала через регистр предыдущего значения знака сигнала соединен с первыми входами соответствующих корреляторов, к вторым входам которых через регистр предыдущего значения знака ошибки подключен выход блока знака ошибки, а их выходы соединены с входами корректирующего сумматора, включенного между выводом и входом регистра коэффициентов.

На чертеже приведена функциональная схема предлагаемого устройства.

Устройство адаптивной коррекции сигнала содержит входной регистр 1, выход которого

s через блок 2 знака сигнала соединен с первым входом сумматора 3 по модулю два, а через последовательно соединенные умножитель 4, накопитель 5 и блок 6 знака ошибки — с вторым входом сумматора 3. К умножителю 4

ip подключен выход регистра 7 коэффициентов.

Выход блока 2 знака сигнала через регистр 8 предыдущего значения знака сигнала соединен с первыми входами корреляторов 9, 10 и

11, к вторым входам которых через регистр 12

15 предыдущего значения знака ошибки подключен выход блока 6 знака ошибки. Выходы корреляторов 9, 10 н 11 соединены с входами корректирующего сумматора 13, включенного между входом и выходом регистра 7 коэффициентов.

Устройство работает следующим образом.

Очередная выборка сигнала, поступающая с периодом T из канала связи, содержит десять двоичных разрядов. Каждый бит десяти25 разрядной выборки сигнала вводят в регистр 1, предварительно сдвинув его содержимое на один разряд вправо, при этом содержимое крайнего правого разряда стирается.

В умножителе 4 производят поочередное

3р умножение всех хранимых в регистре 1 выбо499681

Составитель Р. Дубовая

Техред М. Семенов Корректор М. Лейзерман

Редактор Т. Янова

Изд. № 1126 Тираж 740 Подписное

ЦНИИПИ Государственного комитета Совета Министров СССР

lI0 делам изобретений и открйтий

113035, Москва, К-35, Раушская наб., д. 4/5

Заказ" 3791

NOT, Загорский филиал

3 рок сигналов íà соответствующйе коэффициенты усиления, накапливаемые s регйстре 7.

Результаты этих умножений суммируют в накопителе 5, с выхода которого по окончании всего цикла перемножений и суммирований, соответствующего текущему периоду Т, снимают откорректированное значение сигнала для потребителя. В блоке 6, анализируя откорректированное значение сигнала, определяют текущее значение знака ошибки.

В процессе каждого умножения выборкп из регистра 1 на соответствующее значение коэффициента усиления отвода из регистра 7, в течение текущего цикла, определяемого периодом Т, производят корректирование этого коэффициента, для чего в блоке 2 определяют знак перемножаемой выборки сигнала, который в сумматоре 3 коррелируют со знаком ошибки, полученным в блоке 6 по окончании предыдущего цикла вычисления откорректированного значения сигнала. Одновременно, для дополнительного корректирования этого же коэффициента усиления отвода, коррелируют значения знаков выборок сигналов, полученных в блоке 2 в предыдущие моменты умножения внутри данного цикла и хранимых в регистре 8, со знаком ошибок, полученных в блоке 6 по окончании предыдущих циклов вычисления откорректированного значения сигнала и хранимых в регистре 12.

Результаты корреляции, полученные в кор4 реляторах 9, 10 и 11, взвешивают и суммируют с корректируемым значением коэффициен га

-усиленйя отвода - в корректирующем сумматоре 13. Откорректированное значение коэффи5 циента усиления отвода вновь вводят в регистр 7 для хранения.

Формула изобретения

Устройство адаптивной коррекции сигнала, 10 содержащее входной регистр, выход которого через блок знака сигнала соединен с первым входом сумматора по модулю два, а через последовательно соединенные умножитель, накопитель и блок знака ошибки — со вторым его входом, кроме того, выход регистра коэффициентов подключен к умножителю, отличающееся тем, что, с целью повышения скорости сходимости процесса самообучения, введены регистр предыдущего значения знака сигнала, регистр предыдущего значения знака ошибки,,корреляторы и корректирующий сумматор, при этом выход блока знака сигнала через регистр предыдущего значения знака сигнала соединен с первыми входами соответствующих корреляторов, к вторым входам которых через регистр предыдущего значения знака ошибки подключен выход блока знака ошибки, .а их выходы соединены со входами корректирующего сумматора, включенного между выходом и входом регистра коэффициентов.