Устройство для защиты цифровых приборов подекадно-следящего уравновешивания от переполнения

Иллюстрации

Показать все

Реферат

 

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ

<п1 505975

Сйаз Соеетскнх

Социалистических

Республик

К азтОИ:КОМЬ СВИДИТЕЛЬСТВ Г (61) Дополнительное к авт. свид-ву (22) Заявлено 18.01.72 (21) 1740733/18-24 с присоединением заявки № (23) Приоритет

Опубликовано 05.03.76. Бюллетень № 9

Дата опубликования описания 26.04.76 (51) М. Кл б 01К 35(00

Государственный комитет

Совета Министров СССР по делам нзобретеннй н аткрытнй (53) УДК 681.3(088.8) (72) Авторы изобретения

М. Г. Маркатун и И. Л. Шайи

Азербайджанский институт нефти и химии им. М. Азизбекова (71) Заявитель (54) УСТРОЙСТВО ДЛЯ ЗАЩИТЫ ЦИФРОВЫХ ПРИБОРОВ

ПОДЕКАДНО-СЛ ЕДЯЩЕГО УРА В Н О В ЕШ И ВА Н ИЯ

ОТ ПЕРЕПОЛНЕНИЯ

Изобретение относится к измерениям и аналого-цифровому преобразованию сигналов, может быть использовано в цифровых подекадно-следящих приборах для устранения переполнения в счетчиках.

Известно устройство для защиты цифровых приборов подекадно-следящего уравновешивания от переполнения, содержащее реверсивный счетчик с подключенным к его выходу триггером реверса, распределитель импульсов, выходы которого подсоединены к потенциальным входам соответствующих декадных ключей, и командный блок, выходы которого подключены соответственно ко входу распределителя импульсов и к импульсным входам декадных ключей, присоединенных выходами ко входам соответствующих декад счетчика.

В таких устройствах при отсутствии специальной защиты возможно переполнение счетчиков, т. е. переход старшей декады из состояния «9» в состояние «О» при прямом счете или из «О» в «9» при обратном счете. Это явление возможно при уравновешивании по любой декаде как в однокоординатных, так и в двухкоординатных цифровых приборах, даже в том случае, если измеряемая величина не больше предела измерения.

Для защиты от переполнения в счетчиках применяются потенциальные схемы запрета.

При этом потенциальные схемы оказываются довольно громоздкими, а алгоритмы управления переходом уравновешивания с одних декад на другие снижают быстродействие устройств. Особенно сильно возрастает время

5 уравновешивания в двухканальных системах со взаимосвязанными контурами уравновешивания.

Цель изобретения — повышение быстродействия устройства достигается тем, что в пред10 лагаемое устройство введены две линии задержки и дополнительный ключ, выход которого подключен через первую линию задержки к импульсным входам декадных ключей, потенциальный вход — к выходу второй ли15 нии задержки, а импульсный вход соединен с выходом реверсивного счетчика и со входом второй линии задержки.

В данном устройстве допускается переполнение счетчиков на время, значительно мень20 шее такта уравновешивания, что не сказывается на работе устройства в целом. Например, если применяются контактные ключи в цифро-аналоговом преобразователе, время переполнения меньше времени срабатывания ре25 ле. Импульс с выхода старшей декады при переполнении счетчика используется для возвращения счетчика в предшествующее состояние. Так как ключи в цифро-аналоговом преобразователе за это время не срабатывают

30 (или при бесконтактных ключах на это вре505975

Составитель И. Шайи

Техред А. Камышникова

Корректор Н. Аук

Редактор В. Полещук

Заказ 915/16 Изд. № 260 Тираж 1029 Подписное

ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий

113035, Москва, К-35, Раушская наб., д. 4/5

Типография, пр. Сапунова, 2 мя блокируется нуль-орган), то временное переполнение счетчика не сказывается на состоянии уравновешивающей цепи.

На чертеже представлена схема устройства.

Счетные импульсы поступают из командного блока 1 на декадные ключи 2 — 4, из которых открыт только один, пропускающий импульс на соответствующую декаду реверсивного счетчика 5. Если при очередном счетном импульсе наступает переполнение «9 — О» (или

«О — 9»), со старшей декады счетчика 5 проходит импульс, реверсирующий триггер 6 и запускающий линию задержки 7. Время задержки последней т1 несколько больше времени реверса триггера 6. С линии задержки 7 импульс поступает на декадные ключи 2 — 4, происходит возвратный шаг по той же декаде, что и предыдущий рабочий шаг, старшая декада счетчика возвращается в предыдущее состояние «О вЂ” 9». Чтобы при этом шаге линия задержки 7 не сработала снова, достаточно или выбрать схему задержки с большим временем восстановления, или, как это показано на чертеже, ввести логический запрет с помощью второй линии задержки 8 (т ) и ключа 9. Так как т )т, в момент поступления импульса при возврате ста ршей декады «О — 9» ключ 9 заперт, вторично линия задержки 7 не запускается.

Декадные ключи подключаются распределителем импульсов 10.

Описанная схема управления значительно проще потенциальных и обладает ббльшим быстродействием.

Предлагаемое устройство универсально, так как может быть применено практически при всех алгоритмах подекадно-следящего уравновешивания.

10 Формула изобретения

Устройство для защиты цифровых приборов подекадно-следящего уравновешивания от переполнения, содержащее р евер сивный счет15 чик с подключенным к его выходу триггером реверса, распределитель импульсов, выходы которого подсоединены к потенциальным входам соответствующих декадных .ключей, и командный блок, выходы которого подключе20 ны соответственно ко входу распределителя импульсов и к импульсным входам декадных ключей, присоединенных выходами ко входам соответствующих декад счетчика, отл и ч а ющ е е с я тем, что, с целью повышения его бы25 стродействия, оно содержит две линии задержки и дополнительный ключ, выход, которого подключен через первую линию задержки к импульсным входам декадных ключей, потенциальный вход — к выходу второй ли30 нии задержки, а импульсный вход соединен с выходом реверсивного счетчика и со входом второй линии задержки.