Устройство для ввода информации

Иллюстрации

Показать все

Реферат

 

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Советских

Социалистических

Республик ф Ф » (61) Дополнительное к авт. свид-ву (22) Заявлено 04.06.74 (21) 2034020/18-24 с присоединением заявки Ж (23) Приоритет

Опубликовано 15.03.76. Бюллетень М 10

Дата опубликования описания 21.05.76 (51) М. 1 л е G 06Г 3,04

Государственный комитет

Совета Министров СССР ро делам изобретений (53) УДК 681.327.11 (088.8) и цткрытнК (72) Авторы изобретения

Э. Г. Баранова и Л. М. Лукьянов (71) Заявитель (54) УСТРОЙСТВО ДЛЯ ВВОДА ИНФОРМАЦИИ

Изобретение относится к области вычислительной техники и может быть использовано для построения многоканальных систем сбора информации от двухпозиционных датчиков в цифровых измерительных системах и системах контроля и управления с применением управляющих вычислительных машин.

Известны устройства для ввода информации, содержашие блоки регистрации, подключенные к первому и второму многовходовым элементам «ИЛИ» и последовательно соединенные с коммутатором, дешифратором, адресным счетчиком, подключенным к блоку разрешения и к двум триггерам, генератором импульсов и с трехвходовым элементом «ИЛИ», первый вход которого соединен с выходом одного из триггеров, подключенного к первому многовходовому элементу «ИЛИ», а второй— с выходом другого триггера, подключенного ко второму многовходовому элементу «ИЛИ».

Недостатком подобных устройств является относительно большие затраты оборудования, основной объем которого расходуется на запоминание предыдущего состояния датчиков.

Целью изобретения является упрощение устройства.

Предлагаемое устройство для ввода информации содержит двухвходовый элемент

«ИЛИ», соединенный с генератором импульсов и блоком разрешения, два источника напряжения смещения и два компаратора, подключенные к третьему входу трехвходового элемента «ИЛИ» и к соответствующим источникам напряжения смещения.

5 На фиг. 1 показана блок-схема оппсываемого устройства; на фиг. 2 — временная диаграмма его работы.

Устройство содержит информационные входы 1, блоки 2 регистрации по числу датчиков, 10 коммутатор 3, магистрали переходов «О 1» и

«1 О» 4 и 5, многовходовые элементы «ИЛИ»

6 и 7, триггеры 8 и 9, дешифратор 10, адресный счетчик 11, блок разрешения 12, выходные шины 13, служащие адресными выходами уст15 ройства, компараторы 14 и 15, двухвходовый элемент «ИЛИ» 16, генератор импульсов 17, трехвходовый элемент «ИЛИ» 18, источники напряжений смещения 19 и 20, выходы 21, 22 компараторов, одновременно являющпеся ин20 формационными выходамп устройства, управляющий вход 23. Блоки 2, 6, 7, 8, 9 фактически выполняют функции определения изменения состояния датчиков. На временной диаграмме (фиг. 2) изображены сигнал 24 на вы25 ходе датчика, его амплитуда 25, сигнал 26 на выходе блока регистрации, формирующего сигналы изменения состояния датчика, амплитуда 27 сигнала на выходе блока 2, сигналы

28, 29 на выходах триггеров 8 и 9, сигналы 30

30 на выходе генератора импульсов 17. сигналы

506846

31, 32 на выходах компараторов 14 и 15, сигнал 33 на управляющем входе 23, сигнал 34 переполнения адресного счетчика 11.

Устройство работает следующим образом.

Сигналы 24 от датчиков с амплитудой 25 (фиг. 2) поступают на входы соответствующих блоков 2 регистрации, представляющих собой дифференцирующие RC-цепи, емкости которых зашунтированы дополнительными резисторами

R . В статическом состоянии на выходах блоков 2 поддерживается высокий потенциал (амплитуда 27) при логической единице на выходах соответствующих датчиков или нулевой — при логическом нуле на выходе датчика. При смене данных на выходе хотя бы одного из датчиков сигналы от него через блок

2 и многовходовый элемент «ИЛИ» 6 поступают на единичный вход триггера 8 (в случае изменения сигнала с «О» на «1») или через блок 2 и многовходовый элемент «ИЛИ» 7 на единичный вход триггера 9 (в случае изменения сигнала с «1» на «О») . Сигналы с выходов триггеров 8 и 9 (через трехвходовый элемент

«ИЛИ» 18) поступают на вход генератора импульсов 17, запуская его. Сигналы 30 от генератора импульсов 17 подаются на вход адресного счетчика 11 с дешифратором 10. По сигналам от дешифратора 10 последовательно выбираются каналы коммутатора 3, и разрешается прохождение сигнала с выхода последнего на входы компараторов 14 и 15, подсоединенных входами к источникам напряжений смещения 19 и 20. Одно из напряжений смещения выбирается равным высокому потенциалу (амплитуда 27), а другое — нулевому.

При отсутствии смены данных па датчике на входы компараторов подается сигнал, равный высокому или нулевому потенциалу. При этом оба они находятся в исходном состоянии, так как компаратор 14 срабатывает при превышении сигналом напряжения источника смещения 19, а компаратор 15 — при отрицательных сигналах, При смене сигнала на выходе датчика потенциал на выходе блока 2 (сигнал 26) изменяется. В этом случае срабатывает один из компараторов 14 или 15 (сигналы

31 или 32) и через трехвходовый элемент

«ИЛИ» 18 на управляющий вход генератора импульсов 17 подается соответствующий сигнал, вызывая его останов. Тот же сигнал подается на управляющий вход блока разрешения 12, пропуская код адреса канала адресного счетчика на выходные шины 13 и далее в

ЭВМ. Одновременно в ЭВМ передаются и сигналы с выходов 21 и 22 компараторов 14 и 15, определяющих направление изменения сигналов на выходах датчиков.

После приема новой информации в ЭВМ из пее выдается сигнал по управляющему входу

23, запускающий через трехвходовый элемент

«ИЛИ» 18 генератор импульсов 17 и сбрасывающий компараторы 14 и 15 в исходное состояние. К этому моменту конденсатор блока 2, в котором произошло изменение сигнала, оказывается разряженным до исходного состояния через компаратор 14 15). Опрос продолжается до обнаружения нового датчика, изменившего свое состояние, или до переполнения адресного счетчика 11. В последнем случае сигналом 34 от него триггеры 8 и 9 устанавливаются в исходное состояние. При изменении информации на выходе какого-либо следующего датчика вновь начинается сканирование датчиков и все операции повторяются.

Из данного описания видно, что использование двух компараторов с описанными взаимосвязями позволяет обеспечить все функции устройства сбора информации от двухпозиционных датчиков с использованием в блоке 2 каждого канала простых дифференцирующих

RC-цепей с шунтирующими резисторами. При этом достигается эффект сокращения оборудования устройства за счет отсутствия в блоке 2 каждого канала триггеров запоминания предыдущего состояния датчиков.

Кроме того, использование комп ар атаров позволяет одновременно с определением изменения сигнала на выходе датчика производить установку данного канала в исходное состояние, что дополнительно уменьшает объем аппаратуры управления устройством.

Формула изобретения

Устройство для ввода информации, содержащее блоки регистрации, подключенные к первому и второму многовходовым элементам

«ИЛИ» и последовательно соединенные с коммутатором, дешифратором, адресным счетчиком, подключенным к блоку разрешения и к двум триггерам, генератором импульсов и с трехвходовым элементом «ИЛИ», первый вход которого соединен с выходом одного из триггеров, подключенного к первому многовходовому элементу «ИЛИ», а второй — с выходом другого триггера, подключенного ко второму многовходовому элементу «ИЛИ», о т л и ч а ющ е е с я тем, что, с целью упрощения устройства, оно содержит двухвходовый элемент

«ИЛИ», соединенный с генератором импульсов и блоком разрешения, два источника напряжений смещения и два компаратора, подключенные к третьему входу трехвходового элемента

«ИЛИ» и к соответствующим источникам напряжения смещения.

506846

Составитель Г. Митина

Корректор А, Галахова

Техред H. Локтионова

Редактор С. Хейфиц

Типография, пр. Сапунова, 2

3акcl3 1112 !8 Изд. ¹ 1194 ира>к 864 1!одписное

Ц1-!ИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий

113035, Москва, Ж-З5, Раушская наб, д. 4/5