Дешифратор

Иллюстрации

Показать все

Реферат

 

ьР

ОЛИСАНИЕ

ИЗОБРЕТЕН ИЯ ())) 508926

Сова Советскнк

Социалистических

Республик

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (61) Дополнительное к авт. свид-ву (22) Заявлено 01.06.73 (21) 1926992/26-21 с присоединением заявки ¹ (51) М, Кл Н ОЗК 13/24

Сонета Министров СССР оо делам изобретений и открытий (53) УДК 681.325 63 (088.8) Опубликовано 30.03.76. Бюллетень № 12

Дата опубликования описания 20.05.76

P2) Авторы изобретения

В. B. Гусев, Н. И. Конев и Ф. А, Мислович (71) Заявитель (54) ДЕШИФРАТОР

Государственный комитет (23) Приоритет

Изобретение относится к вычислительной тех)нике и может использоваться в цифровых устройствах для дешифрации двоичного кода.

Известен дешифрато)р, содержащий две груп)пы выходных ферротранзисторнblx ячеек, опросные входы которых подключены к опросным входам двух ключевых ячеек и к опросной шине, и входные шины разрядов инфор)мации.

Однако известный дешифратор имеет низкую помехоустойчивость и надежность в работе.

Цель изобретения — повышение помехоустойчивости и надежности в работе.

Для этого в предлагаемом устройстве подготавли)вающие входы первой и второй ключевых ячеек соединены соответстBBHiHo с инверсной и прямой входными шинами старшего разряда информации, подготавливающие входы четных и .нечетных выход)ных ферротранзисторных ячеек двух групп соединены соответственно,с инверсной и прямой входными шинами младшего разряда информации, а рассогласовывающие входы выходных ферротра)нзисторных ячеек подключены к входным шинам промежуточных разрядов и)нформ ации.

На чертеже приведена функциональная схема предлагаемого дешифратора.

Дешифратор состоит из двух групп выходных ферротранзисторных ячеек 1 — 8 и 9 — 16, имеющих входы опросный, подготавливающий и рассогласования, и ключевых ячеек 17

5 и 18, имеющих опросный и подготавливающий входы. Оп)росные входы всех ячеек 1 — 18 соединены с опросной шиной 19. Ферротранзисторные ячейки 1 — 8 первой группы соединены с первой ключевой ячейкой 17, а ячейки

10 9 — 16 — со второй ключевой ферротранзисторной ячейкой 18. Подготавливающие входы первой 17 и второй 18 ключевых ячеек соединены соответст)вен)но с инверсной 20 и прямой

21 входными шинами старшего раз)ряда ин15 формации. По)дготавливающие входы выходных ферротранзисторных ячеек 1, 3, 5, 7, 9, 11, 13, 15, отвечающих четным значениям дешифруемой информации (в младшем разряде «О»), соединены с и)нверсной входной ши20 ной 22 младшего разряда информации. Подготавливающие входы выходных феррот)ранзисторных ячеек 2, 4, 6, 8, 10, 12, 14, 16, отвечающих нечетным значениям дешиф руемой информации (в младшем разряде «1»), сое25 динены с прямой входной шиной 23 младшего разряда информации. Прямые входные шины второго 24 и третьего 25 разрядов информации соединены,с рассогласовывающими входами выходных ферротранзисторных яче508926

3 ек 1, 2, 5, 6, 9, 10, 13, 14 и 1, 2, 3, 4, 9, 10, 11, 12 соответственно. Инверсные входные шины BroIporo 26 и третьего 27 разрядов информации соединены с раосогла совывающими входам выходных ферротранзисторных ячеек

3, 4, 7, 8, 11, 12, 15, 16 и 5, 6, 7, 8, 13, 14, 15, 16 соответственно.

Дешифратор работает следующим образом.

На входные ши ны 20 — 27 дешифратора поступает инфо|рмация в виде двоичного последовательно-параллельного четырехразрядного кода. При этом первым навходедешифратора появляется младший разряд, а затем последовательно во времени более старшие разряды, при этом сигналы на вход дешифратора поступают по прямым входным шинам 20, 23, 24, 25, если значение соответствующего разряда дешифруемой информации равно

«1», и по инверсным входным шинам 21, 22, 26, 27, если о,но равно «О».

Пусть на вход дешифратора поступает информация в виде кода 1110. Первый разряд информации поступает по инверсной входной шине 22 на подготавливающие входы выходных ферротранзи сторных ячеек 1, 3, 5, 7, 9, 11, 13, 15 и подготавливает их. Второй разряд поступает по прямой входной ши не 24 и ,рассогласовывает ячейки 1, 2, 5, 6, 9, 10, 13, 14. Третий разряд поступает по прямой входной шине 25 и рассогласо|вывает ячейки 1, 2, 3, 4, 9, 10, 11, 12. Четвертый разряд постуйает по прямой входной шине 20 и подготавливает ячейку 18. Таким образом, после приема информации на дешифратор подготовленными оказались выходная ферротранзисторная

5 ячейка 15 и вторая ключевая ячейка 18. Цикл работы дешифратора завершает импульс тока, поступающий по опросной шине 19, и в результате на выходе ячейки 15 формируется сигнал.

Формула изобретения

Дешифратор, содержащий две группы выходных ферротра нзисторных ячеек, опросные

15 входы которых подключены к опросным входам двух ключевых ячеек и к опросной шине, и входные шины разрядо в информации, отличающийся тем, что, с целью по вышения помехоустойчивости и надежности в ра20 боте, подгота вли вающие входы первой и вто.рой ключевых ячеек соединены соответственно с и и вероной и прямой входными шинами старшего разряда информации, подготавливающие входы четных и нечетных выходных

25 ферротранзисторных ячеек двух групп соединены cooTBBTIcTвеныо с инверсной и прямой вход ными шинами младшего разряда информации, а рассогласовывающие входы выходных фе рротра нзисторных ячеек подключены

ЗО к входным шинам промежуточных разрядов информации.

508926

2д 222ФЫМ27

Составитель Н. Баринова

Техред Т. Рыбалко

Корректор Е. Хмелева

Редактор Е. Караулова

Типография, пр. Сапунова, 2

Заказ 1078/17 Изд. Мз 1227 Тираж 1029 Подписное

ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий

113035, Москва, 5К-35, Раушская наб., д. 4/5