Стартстопный электронный регенератор

Иллюстрации

Показать все

Реферат

 

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

r><) 508957

Соиэ Советских

Социалистических

Республик (61) Дополнительное к авт. свид-ву (22) Заявлено 30.11.73 (21) 1973816/26-9 с присоединением заявки ¹ (23) Приоритет

Опубликовано 30.03.76. Бюллетень № 12

Дата опубликования описания 18.06.76 (51) М. Кл. - Н 04L 25/64

Государственный комитет

Совета Министров СССР по дедам изобретений и открытий (53) УДК 621 Зо4 662 (088.8) (72) Авторы изобретения

О. С. Чугреев и К. М. Имамвердиев (71) Заявитель

Ленинградский электротехнический институт связи им. проф. М, А. Бонч-Бруевича (54) СТАРТСТОПНЫЙ ЭЛЕКТРОННЫЙ РЕГЕНЕРАТОР

Изобретение относится к передаче дискретной и нформации и может использоваться в низкоскоростной аппаратуре передачи данных и телеграфии.

Известен стартостопный электронный регенератор, содержащий последовательно соединенные входное устройство, цикловой триггер, схему совпадения, предварительный и основной делители, распределитель цикла, при этом второй вход схемы совпадения через блок опорных частот подключен к задающему генератору, а выход распределителя цикла через триггер соединен с инвертором стартовой посылки, другие входы которого подключены соответственно к входу и второму выходу циклового триггера, а выход — к схеме квантования, которая через и нтеграторсчетчик соединена с фиксатором, второй вход которого подключен к второму выходу триггера, а выход — к выходному устройству, причем выход циклового триггера связан с вторыми входами предварительного делителя, основного делителя, распределителя цикла, интегратора-счетчика и триггера, а второй выход фиксатора соединен с вторым входом циклового триггера.

Однако известный регенератор обладает невысокой помехоустойчивостью, так как в нем не учитывается степень искажения принимаемых дискретных сигналов.

Цель изобретения — повышение помехоустойчивости приема кодовых посылок.

Для этого второй выход предварительного делителя подключен к формирователю им5 пульсов фиксированных частот, другой вход которого соединен с вторым выходом основного делителя, а выход — с переключателем частот, подключенным к дополнительной сх»ме совпадения, второй вход которой связан с

1и формирователем зо н квантования, а выход— с сумматором, соединенным с вторым входом схемы квантования, при этом второй выход основ ного делителя через дешифратор зон квантования подключен к формирователю зон

15 квантования, второй выход которого соединен с анализатором, соответствующие входы которого соединены с переключателем частот и распределителем цикла, а выход а нализатора — с вторым входом сумматора.

На чертеже приведена структурная электрическая схема предлагаемого регенератора.

Стартстопный электронный регепера гор содержит входное устройство 1, цикловой триггер 2, схему совпадений 3, предваритель2б ный 4 и основной 5 делители, распределитель цикла 6, задающий генератор 7, блок опорных частот 8, триггер 9, инвертор 10 стартовой посылки, схему квантования 11, интегратор-счетчик 12, фиксатор 13, выходное уст30 ройство 14, формирователь 15 импульсог

508957

3 фиксированных частот, переключатель 16 частот, дешифратор 17 зон квантования, формирователь 18 зон квантования, дополнительную схему совпадения 19, анализатор 20, сумматор 21.

Предлагаемый регенератор работает следующим образом.

В режиме анализа стартовой и кодовой посылок все узлы регенератора находятся в исходном стоповом состоянии.

10

На выходе входного устройства 1 появляется нулевой сигнал, что соответствует предполагаемой стартовой :посылке или дроблению. При этом цикловой триггер 2 устаяав- 15 ливается в стартовое состояние, переключая инвертор 10 на прием входного сигнала. С выхода блока опорных частот 8 на схему совпадения 3 поступает тактовая последо вательность, частота следования которой во много раз выше скорости передачи. Эта .последовательность проходит через предварительный делитель 4 с коэффициентом деления, равным четырем, и за!пускает основной делитель 5, емкость которого соответствует 25 длительности элементарной посылки to. Bo время работы основного делителя 5 на его выходе последовательно появляются импульсы, воздействующие на дешифратор 17 и далее на формирователь 18. С появлением первого им пульса на выходе дешифратора 17,появляется сигнал, формирующий в формирователе 18 начало первой зоны посылки, окончание которой указывает на появление второго импульса на дешифраторе 17, формирующего начало второй зоны и т. д. С помощью предварительного 4 и основного 5 делителей в формирователе 15 формируются последовательности коротких импульсов фиксированных частот, из которых с помощью переключателя 16 можно выбрать несколько требуемых частот. В результате на выходе сумматора 21 в течение времени to получаем последовательность тактовых импульсов, частота следования которой является, переменной в различных зонах посылки. Эта последовательность квантует в схеме квантования 11 приходящий сигнал из инвертора 10. Таким образом, приходящий стартовый сигнал в виде импульсов отсчетов переменной частоты 50 поступает на интегратор-счетчик 12. Если энергия анализируемой стартовой посылки не превосходит фиксированный порог, устанавливаемый в фиксаторе 13, то принимается решение о том, что было зафиксировано дробление. В этом случае фиксатор 13 выдает сигнал, с помощью которого цикловой триггер 2 устанавливается в стоповое положение. Если фикс Bf)QBQI!ный r!0pol превзойл н, т. е. Принимается стартовая посылка, то работа схе- д мы продолжается. При этом с первого разряда в распределителе цикла 6 в триггер 9 поступает сипнал о начале приема информационных кодовых посылок. Последний переводит инвертор 10 в рабочее положение, в ре- 65 зультате чего к схеме квантования 11 подключаются входные сигналы требуемой в соответствии с кодом полярности.

Далее регистрируются информационные посылки с помощью формирователя 15, переключателя 16, дешифратора 17, формирователя 18, схемы совпадения 19, сумматора 21, схемы ивантования 11 и фиксатора 13. После ариема пятой информационной лосылки распределитель цикла 6 выдает сипнал о начале стоповой посылки в анализатор 20, где поступающая из входного устройства 1 стоповая посылка подвергается анализу только в средней ее наиболее устойчивой зоне. Интегратор-счетчик 12 вычисляет энергию стоповой посылки за анализируемый период времени, Если накопленная энергия стоповой посылки больше фиксированного порога, то фиксатор 13 выдает сигнал на цикловой триггер 2 и устанавливает его и всю схему регенератора в исходное стоповое состояние, и регенератор готов к приему следующих комбинаций. Выходные сигналы регенератора формируются в выходном устройстве 14.

Формула изобретения

Стартстопный электронный регенератор, содержащий последовательно соединенные входное устройство, цикловой триггер, схему совпадения, предварительный и основной делители, распределитель цикла, при этом второй вход схемы совпадения через блок ояорных частот подключен к задающему генератору, а выход распределителя цикла через триггер соединен с инвертором стартовой посылки, другие входы которого подключены соответственно к входу и второму выходу циклового триггера, а выход — к схеме квантования, которая через интегратор-счетчик соединена с фиксатором, второй вход которого подключен к второму выходу триггера, а выход — к выходному устройству, причем выход циклового триггера связан с вторьгми входами предварительного делителя, основного делителя, распределителя цикла, интегратора-счетчика и триггера, а второй выход фиксатора соединен с вторым входом циклового триггера, отличающийся тем, что, с целью повышения помехоустойчивости приема кодовых посылок, второй выход предварительного делителя подключен к формирователю импульсов фиксированных частот, другой вход которого соединен с вторым выходом основного делителя, а выход — с переключателем частот, подключенным к дополнитель. ной схеме сов падения, второй вход которой связан с формирователем зон квантоваяия, а выход — с сумматором, соединенным с вторым входом схемы квантования, при этом второй выход основного делителя через дешифратор зон квантования подключен к формирователю зон квантования, второй выход которого соединен с анализатором, соответ508957

Составитель Г. Теплова

Техред Т. Колесова

Редактор О. Юркова

Корректор О. Тюрина

Заказ 1574 6 Изд. № 1279 Тираж 882 Подписное

ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий

113035, Москва, Раушская наб., д. 4/5

Типография, нр. Сапунова, 2 ствующие входы которого соединены с переключателем частот и раопределителем цикла, а выход анализатора — с вторым входом сумматора.