Перестраиваемый фазоимпульсный многоустойчивый логический блок

Иллюстрации

Показать все

Реферат

 

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ пц 5107IO ьоюз Советских

Социалистических

Республик (61) Дополнительное к авт. свид-ву (22) Заявлено 18.06.74 (21) 2037120/24 (51) Л!. Кл. G 05F 7/00 с присоединением заявки №

Государственный комитет

Совета .Министров СССР па делам изобретений и открытий (23) Приоритет

Опубликовано 15.04.76. Бюллетень № 14

Дата опубликования описания 25.06.76 (53) УДК 681.325.63 (088.8) (72) Авторы изобретения В. П. Волкогон, В. И. Корнейчук, В. П. Тарасенко и А. К. Тесленко (71) Заявитель

Киевский ордена Ленина политехнический институт им. 50-летия Великой Октябрьской социалистической революции (54) ПЕРЕСТРАИВАЕМЫЙ ФАЗОИМПУЛЬСНЫЙ

МНОГОУСТОЙЧИВЪ|Й ЛОГИЧЕСКИЙ БЛОК

Изобретение относится к вычислительной технике и может быть использовано в цифровых вычислительных устройствах, работающих в недвоичных системах счисления, а также в устройствах измерительной техники и дискретной автоматики.

Известен перестраиваемый фазоимпульсный многоустойчивый логический блок, содержащий регистр, группы элементов «И», суммирующий счетчик, входы которого соединены соответственно с выходами элементов «И» первой группы, первые входы которых соединены с выходом суммирующего счетчика и выходом логического блока.

Целью изобретения является упрощение 15 блока. Это достигается тем, что он содержит вычитающий счетчик, первый вход которого соединен с шиной тактовых импульсов, второй вход — с шиной синхронизации, а выходы соединены соответственно с первыми входами 2О второй группы элементов «И», вторые входы которых подключены к шине настройки, а выходы соединены со входами регистра, выходы которого соединены со вторыми входами элементов «И» первой группы. 25

На чертеже изображена схема блока.

Блок содержит суммирующий счетчик 1, вычитающий счетчик 2, регистр 3, первую группу 4 элементов «И» и вторую группу 5 элементов «И». Входы счетчика 1 соединены 30 соответственно с выходами элементов «И» первой группы 4. Первые входы элементов

«И» этой группы связаны с выходом счетчика 1, являющимся выходом 6 блока, а вторые входы элементов «И» подключены к выходам регистра 3. Первый вход вычитающего счетчика 2 соединен с шиной 7 тактовых импульсов, а второй вход — с шиной 8 синхронизации.

Выходы счетчика 2 соединены соответственно с первыми входами элементов «И» второй группы 5, вторые входы которых связаны с шиной 9 настройки, а выходы — со входами регистра 3.

Перед началом работы логический блок необходимо синхронизировать. Для этого по шине 8 в момент времени, соответствующий фазоимпульсной константе Ко, подают импульс, устанавливающий счетчик 2 в «ноль». Следовательно, в дальнейшем в моменты времени, соответствующие константе Кр, на счетчике 2 находится код числа m — р, где р=О, 1, m — 1; m — коэффициент пересчета счетчиков

1 и 2.

Пусть, например, необходимо настроить логический блок на р устойчивых состояний. Для этого по шине 9 настройки синхронно с константой К„подают сигнал, по которому код числа т — р со счетчика 2 через элементы «И» второй группы 5 переписывается на регистр 3.

С появлением сигнала на выходе логического

510710

Формула изобретения

Составитель А. Тесленко

Текред T. Трусова

Редактор Л. Тюрина

1(орректор E. )Каворо:икова

Заказ !352/1 Изд. Хв 1360 Тираж 1029 Подписное

ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий

113035, Москва, jK-35, Раушская наб., д. 4,, 5

Типография, пр. Сапунова, 2 блока этот код через элементы «И» первой группы 4 записывается в суммирующий счетчик 1.

Далее логический блок работает как фазоимпульсный элемент на р состояний.

Перестраиваемый фазоимпульсный многоустойчивый логический блок, содержащий регистр, группы элементов «И», суммирующий счетчик, входы которого соединены соответственно с выходами элементов «И» первой группы, первые входы которых соединены с выходом суммирующего счетчика и выходом логического блока, отличающийся тем, что, с целью упрощения блока, он содержит вычитающий счетчик, первый вход которого соединен с шиной тактовых импульсов, второй вход — с шиной синхронизации, а выходы соединены соответственно с первыми входами второй группы элементов «И», вторые входы

10 которых подключены к шине настройки, а выходы соединены со входами регистра, выходы которого соединены со вторыми входами элементов «И» первой группы.