Устройство фазовой синхронизации

Иллюстрации

Показать все

Реферат

 

ОП ИСАНИЕ

ИЗОБРЕТЕ Н ИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Советских

Социалистических

Республик (ii) 513468 (61) Дополнительное к авт. свил-ву 1т 327633 (22) Заявлено 23.12.74. (21) 2087171/26-9 с присоединением заявки М— (23) Приоритет (43) Опубликовано 05.05.76. Бюллетень № 17 (45) Дата опубликования описания 27.о5.76 (51) M. Kn?

Ноз В 3/04

Н 04 N 5/06 г

Государственный номнтет

Совета Инннстров СССР оо делам нзобретеннй и открытнй (53) УДК 621.373.072.6

1088.81

А. И. Козлов (72) Автор изобретения (71) Заявитель (54) УСТРОЙСТВО ФАЗОВОЙ СИНХРОНИЗАЦИИ

Изобретение относится к радиотехнике, может использоваться в телевизионной, телеметрической аппа-„ ратуре и аппаратуре связи.

Известно устройство фазовой синхронизации по авт. св. N 327633. 5

Цель изобретения - повьпнение надежности захвата входного сигнала.

В предлагаемом устройстве между выходом триггера н входом интегрируюшей цепи включен преобразователь широтно- импульсной модуляции в амплитудно- 10 импульсную, а выход интегрируюшей цепи подключен к блоку коммутации через дополнительные пороговые элементы, пороговые напряжения которых установлены в возрастающем порядке.

На чертеже приведена функциональная схема уст-. I15 ройства.

Устройство фаэовой синхронизации содержит последовательно соединенные фазовый детектор 1, фильтр низкой частоты 2, состояший из резисторов 3I„.. Зла

4, 5 и конденсатора 6, и управляемьй генератор 7, 0 выход которого подключен ко входам фазового детектора 1, схемы совпадения 8 и схемы антисовпадения 9, другие входы которых соединены вместе, а, также последовательно c<)i, иненные триггер IO, к соответствующим вход<)ь< к<><орого подключены выходы схемы совпадения 8 и схемы ангисовпадения 9, преобразователь широтно-импульсной модуляции в амплитудно-импульсную! 1 и интегрирующая цепь 12, выход которой подключен к блоку коммутации 13, состоящему из ключей 141 142 ". 14,, через дополнительные пороговые элементы 15, 152,..., 15, пороговые напряжения которых уста новлены в воэрастаюшем порядке, причем выходы блока коммутации 13 подключены к соответствуюшим входам фильтра низкой частоты 2.

Устройство работает следуюшим образом.

Входной синхронизирующий сигнал поступает на фазовьй детектор 1 и олновременно на схему совпадения 8 и схему антисовпадения 9. При вхождений в синхроннэм текушая разность фаэ вхбдного синхронизирующего сигнала и сигнала управляемого генератора 7 непрерывно мсняе гся (1)ежим биений).

При совпадении коро fKHx импудьсон входного синхронизируюшего сигнала и прям<)у< олы<ых импульсов сигнала управляемого гене1)«гора 7 сигнал появляется на выходе схемы совпа,)ения I, в противном случае - на выходе схемы а)пис«впадения <7. В зависимости оттого, на выходе какой и > э1их с xE ì появляется сигнал, триггер 10 устанчл )ин «.. «.н в <).:)«) иэ двух, устойчивых состоя)п<)<. I I:<)

513468

Редактор Б. Федотов

Заказ 730/59

Составитель А. Кузнецов

Тсхрсд О. Луговая

Корректрр Н Бабурка

Тираж 1029 Подписное

ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобрстений и открытий

I I 3035, Москва, Ж-35, Раушская наб., д. 4/5

Филиал ППП "Патент", г. Ужгород, ул. Проекгная, 4