Распределитель импульсов
Иллюстрации
Показать всеРеферат
о и чивли — и е t ыа4ва
ИЗОБРЕТЕНИЯ
Союз Советских
Социалистических
Республик
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (61) Дополнительное к авт. свнд-ву(22) Заявлено19.07.74 (21) 2046929/- 6-21 с присоединением заявки №(23) Приоритет— (43) Опубликоваио05.05.76,Бюллетень № 17 (45) Дата опубликования описания 29,05.76 (51) М. Кл."
Н 03 К 5/13
Государственный комитет
Совета Министров СССР по делам изобретений и открытий (53) УДК 681.3?6.34 (088.8 ) (72) Авторы изобретения
B. А. Ардащев и Г. B Чижов (71) Заявитель (54) РАСПРЕДЕЛИТЕЛЬ ИМПУЛЬСОБ
Изобретение относится к вычислительйои технике, к технике связи, в частности к генераторному оборудованию цифровых си тем передачи данных.
Известен распределитель импульсов, содержащий входной триггер со счегным входом, коммутирующее устройство на элементах "И" и регистр сдвига, причем первые входы логических элементов "И" каждого канала коммутирующего устройства подключены к выходам регистра сдвига.
Целью изобретения является упрощение устройства.
Посгавленная цель достигается тем, что в предложенный распределитель импульсов введены дополнительный счетный триггер и логический элемент 2И-ИЛИ-HE/ÈËÈ, причем вход дополнительного триггера подключен к выходу последнего разряда регистра сдвига, инверсный выход элемента
2И-ИЛИ-НЕ/ИЛИ подключен ко вторым входам первых элементов "И" коммутирующего усгройсгва и тактовому входу регистра сдвига. Прямой выход элемента 2И-ИЛИ-НЕ/ИЛИ соединен со вторыми входами
I вторых элеменгов "И" коммутирующего устройства, а прямые и инверсные выходы входного и дополнительного счетных триггеров соединены с входами элемента 2И5 -ИЛИ-HE-ИЛИ.
На чертеже показана сгрукгурная схема предложенного распределителя импульсов.
Распределитель импульсов содержит входной триггер 1 со счетным входом, вы10 ходы которого подключены к первым входам логического элемента 2, Нулевой выход элемента 2 связан с тактовыми входами триггеров 3, 4 и 5, образующих регистр сдвига. Единичные выходы каждого
10 из триггеров 3 и 4 соединены с входом следующего триггера и входами элемента
И-HE 6, а нулевой выход последнего триггера соединен с входом дополнительного триггера 7, выходы когорого подключены
20 к вторым входам логического элемента 2.
Нулевые выходы триггеров 3 и 4 регистра сдвига соединены с первыми входами первых логических элементов И 8 н вторыми входами вторых .логических але25 ментов И 10 и 11 каждого разряда,