Устройство для контроля кодовых жгутов постоянного запоминания блока

Иллюстрации

Показать все

Реферат

 

ОПИСАН ИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (! !! 5I4348

Сок!а боветскик

Сокиалистическик

Республик

»h (61) Дополнительное к авт. свид-ву (22) Заявлено 10.12.74 (21) 2082452, 24 с присоединением заявки № (51) М, Кл. С 11С 29 00

Совета й1нннстров СССР ло делам изобретений ч открытий

Опубликовано 15.05.76. Ь1оллетень ¹ 18

Дата опубликования описания 11.08.76 (53) УДК 681.327 (0ss.s) (72) Авторы изобретения

А. В. Карлов и А. Д. Белов (71) Заявитель (54) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ КОДОВЫХ ЖГУТОВ

ПОСТОЯННОГО ЗАПО!т1ИНА1ОЕ ЕГО БЛОКА

ГосУдаРствениый комитет (23) Г1риор11тет

Изобретение относится к запоминающим устроисгвам в частности к устроиствам для

:контроля кодовых жгутов постоянных запоминающих олоков.

11звестно устройство для контроля кодовых жгутов постоянного запоминающего олока, «одержащее адресныи коммутатор, подключенныи к oÄloK) управления, олок воспроизведения, один из входов которого соединен с выходом коммутатора режимов, а выход — с первым входом блока сравнения. В известном устроистве отсутств) ет контроль >раоото посооности самого устроиства, что снижает надеж>ность его раооты. Сложность блока у правления известного устройства, вызываемая пеооходимостью хранить в нем эталонную информацию, ограничивает эффективность и«пользования известного устроиства.

Целью изобретения является повышение надежности раооты устройства за счет ооеспечения контроля его работоспосооносги, а также повышение его быстродеиствия за счет получения числовой эталонной информации непосредственно в самом устройстве. J5 описываемом устройстве это достигается тем, что оно содержит олок памяти, блок кодирования и эталонный кодовый жгут, входы которого подключены к выходам адресного коммутатора, а выходы — к блоку воспроизведения, один,вход блока кодирования подключен к выход)

Олока Hd.ìÿfè, Qp)гон вход в K выходу адресHolî комь!) fdiopd> d выход — ко второму вхо.!у олока срав>ненни, выходы которого «оединены со входами o;IOKd )правления и адрес,ного комм) а foра> Выходы которого подь.lI0чены Ко входам î.loKd памяги и комм) тагора ,режимов соо1ветственно. г1а чертеже представлена блок-схема описываемого устроя«тра.

UHo содержит олок ) правления 1, подк;поченныи к адре«ном) коммутатор) 2, соединенном) через проверяемыи кодовыи жг) т 3 с олоком воспроизведения +, эталонный кодовыи жг) f o, комму татор режимов О> олок сравнения 1, Олок кодирования б и б loK IIHмяти э. Ьходы эталонного кодового жгута 5 подключены к выходам адресного коммутатора 2, а выходы — к о;!Оку воспроизведения 4, один из входов которого соединен с выходом коммутатора режимов о, d выход — с первым входом блока сравнения 7. Один вход олока кодирования 8 подключен и выходу Олока памяти 9, другои вход — к выход) адресного

25 комму.татора 2, а выход — ко втором) вход) олока сравнения i, выходы которого соедине,ны со входами блока управления 1 и адресного коммутатора 2, выходы которого подключены ко входам блока памяти 9 и комм)60 татара режимов 6 соответственно.

514348

Устройство для контроля кодовых жгутов работает в трех основных режимах: контроля работоспособности устройства; сравнения и нформации кодовых жгутов с информацией программного блока; контроля кодовых жгутов с получением информации с эталонного кодового жгута.

В первом режиме адресный коммутатор 2 через коммутатор режимов 6 осуществляет настройку блока воспроизведения 4 на границу области устойчивой работы. Затем адресный коммутатор 2 производит си нхронное обращение к блоку памяти 9 и эталонному кодовому жгуту 5. В результате этого получается два вида информации: эталонная, которая через блок кодирования 8 поступает на один вход блока сравнения 7, и контрольная, получаемая с дополнительного кодового жгута 5 блоком воспроизведения 4 и подаваемая на второй вход блока сравнения 7. При однозначном соответствии ко нтрольной и эталонной информации адресным коммутатором 2 производится последовательный перебор компонент контроля. Во всех случаях несоответствия контрольной и эталонной информации необходимо произвести настройку устройства или устранить неисправность, на которую указывает блок сравнения 7. С целью ограничения количества эталонных комбинаций, выдаваемых блоком памяти 9, адресный коммутато р 2 выдает в блок кодирования 8 сигналы перехода от одного подэтапа контроля к другому, благодаря чему одни и те же кодовые группы блока памяти 9 преобразуются блоком кодирования 8 в различную эталонную информацию.

Во втором режиме адресный коммутатор 2 по командам из блока управления 1 производит последовательный опрос различных информационных участков кодового жгута 3, на каждый из которых блок воспроизведения 4 производит выдачу в блок управления 1 числа, подлежащего контролю на соответствие с заданием. В случае несоответствия, которое определяет блок управления 1, устройство переходит на режим контроля работоспособно5 сти устройства и вместе с окончанием регистрации места и характера неисправности в кодовом жгуте 3 дается подтверждение работоспособности устройства.

В третьем режиме адресный коммутатор 2

10 производит,поочередное обращение к кодовым жгутам 3 и 5, в результате чего блок управления 1 получает вместе с ко нтролируемой информацией ее эталон. При соответствии числовой и нформации эталонной дается зак15 лючение об информационном качестве кодового жгута 3 для установки его в постоянный запоминающий блок.

20 Формула изобретения

Устройство для контроля кодовых жгутов постоянного запоминающего блока, содержащее адреоный коммутатор, подключенный к

25 блоку управления, блок воспроизведения, один из входов которого соединен с выходом коммутатора режимов, а выход — с первым входом блока сравнения, о т л и ч а ю щ е е с я тем, что, с цель|о повышения быстродействия и

30 надежности работы устройства, оно содержит блок памяти, блок кодирования и эталонный кодовый жгут, входы которого подключены к выходам адресного коммутатора, а выходы— к блоку воспроизведения, один вход блока

35 кодирования подключен к выходу блока памяти, другой вход — к .выходу адресного коммутатора, а выход — ко второму входу блока сравнения, выходы которого соединены со входами блока управления и адресного ком40 мутатора, выходы которого подключены ко входам блока памяти и коммутатора режимов соответственно.

514348

Составитель В. Рудаков

Техред А. Камышникова

Корректоры: В. Петрова и О. Данишева

Редактор Л. Тюрина

Типография, пр. Сапунова, 2

Заказ 1833/10 Изд,Мо 1521 Тираж 723 Подписное

ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий

113035, Москва, 7К-35, Раушская наб., д. 4 5